<html>
<head>
<meta http-equiv="Content-Type" content="text/html; charset=Windows-1252">
</head>
<body>
I can start looking Friday/Monday. But if it's more urgent, perhaps someone else might want to have a look.<br>
<br>
Sjoerd.
<hr style="display:inline-block;width:98%" tabindex="-1">
<div id="divRplyFwdMsg" dir="ltr"><font face="Calibri, sans-serif" style="font-size:11pt" color="#000000"><b>From:</b> rjmccall@apple.com <rjmccall@apple.com> on behalf of John McCall <jmccall@apple.com><br>
<b>Sent:</b> 24 January 2019 18:57:54<br>
<b>To:</b> Sjoerd Meijer<br>
<b>Cc:</b> Ahmed Bougacha; Lu, Hongjiu; Kaylor, Andrew; llvm-dev@lists.llvm.org; rjmccall@apple.com; cfe-dev@lists.llvm.org<br>
<b>Subject:</b> Re: [cfe-dev] _Float16 support</font>
<div> </div>
</div>
<div class="BodyFragment"><font size="2"><span style="font-size:11pt;">
<div class="PlainText"><br>
<br>
On 24 Jan 2019, at 4:46, Sjoerd Meijer wrote:<br>
<br>
> Hello,<br>
><br>
> I added _Float16 support to Clang and codegen support in the AArch64 <br>
> and ARM backends, but have not looked into x86. Ahmed is right: <br>
> AArch64 is fine, only a few ACLE intrinsics are missing. ARM has rough <br>
> edges: scalar codegen should be mostly fine, vector codegen needs some <br>
> more work.<br>
><br>
> Implementation for AArch64 was mostly straightforward (it only has <br>
> hard float ABI, and has half register/type support), but for ARM it <br>
> was a huge pain to plumb f16 support because of different ABIs <br>
> (hard/soft), different architecture extensions of FP and FP16 support, <br>
> and the existence of another half-precision type with different <br>
> semantics. Sounds like you're doing a similar exercise, and yes, <br>
> argument passing was one of the trickiest parts.<br>
><br>
><br>
>> IR and SelectionDAG representational choices aside, it seems to me <br>
>> that,<br>
><br>
>> like GCC, Clang should not be permitting _Float16 on any target  that <br>
>> doesn't<br>
><br>
>> specify an ABI for it, because otherwise we're just creating future <br>
>> compatibility<br>
><br>
>> problems for that target.  I'm surprised and  disappointed that it <br>
>> wasn't implemented<br>
><br>
>> this way.<br>
><br>
> Apologies, I missed that.<br>
<br>
It's alright, oversights happen (in both patch-writing and review).  Can <br>
we get a volunteer to do the work to restrict this now?  I'm a little <br>
crushed.<br>
<br>
John.<br>
<br>
><br>
> Sjoerd.<br>
><br>
> ________________________________<br>
> From: llvm-dev <llvm-dev-bounces@lists.llvm.org> on behalf of Kaylor, <br>
> Andrew via llvm-dev <llvm-dev@lists.llvm.org><br>
> Sent: 24 January 2019 00:23<br>
> To: Ahmed Bougacha; Lu, Hongjiu<br>
> Cc: llvm-dev; cfe-dev@lists.llvm.org<br>
> Subject: Re: [llvm-dev] [cfe-dev] _Float16 support<br>
><br>
> It seems that there are several issues here:<br>
><br>
> 1. Should the front end be concerned with whether or not the IR that <br>
> it is emitting can be translated into a well-defined IR?<br>
> 2. How should the selection DAG handle data types whose representation <br>
> isn't defined by the ABI we're targeting?<br>
> 3. What should the ABI do with half-precision floats?<br>
><br>
> Working backward...<br>
><br>
> The third question here is obviously target specific. I've talked to <br>
> HJ Lu about this, and he's working on an update to the x86 psABI. I <br>
> believe that his eventual proposal will follow the lines of what you <br>
> (Ahmed) suggested below, but I'm not completely proficient at <br>
> comprehending ABI definitions so there may be some subtlety that I am <br>
> misunderstanding in what he told me. I also talked to Craig about <br>
> would be involved in making the LLVM x86 backend handle 'half' values <br>
> this way. That involves a good bit of work, but it can be done.<br>
><br>
> The second question above probably involves a mix of <br>
> target-independent and target-specific code. Right now the selection <br>
> DAG code is operating on the assumption that it needs to do <br>
> *something* with any IR it is given. It tries to make a reasonable <br>
> choice, and the choice is consistent and predictable but not <br>
> necessarily what the user expects. It seems like we should at the very <br>
> least be producing a diagnostic so the user knows what we did (or even <br>
> just that we did something). Then there are the specific problems <br>
> Craig has brought up with the way we're currently handling 'half' <br>
> values. Would defining a legal f16 type take care of those problems?<br>
><br>
> The first question exposes my lack of understanding of the proper role <br>
> of the front end. It isn't clear to me what responsibility the front <br>
> end has for enforcing conformance to the ABI. As a user of the <br>
> compiler, I would like the compiler to tell me when code I've written <br>
> can't be represented using the ABI I am targeting. Whether the front <br>
> end should detect this or the backend, I don't know. I suppose it's <br>
> also an open question how strictly this should be enforced. Is it a <br>
> warning that can be elevated to an error at the users' discretion? Is <br>
> it something that should be blocked by default but enabled by a <br>
> user-specified option? Should it always be rejected?<br>
><br>
> -Andy<br>
><br>
> -----Original Message-----<br>
> From: Ahmed Bougacha <ahmed.bougacha@gmail.com><br>
> Sent: Wednesday, January 23, 2019 3:30 PM<br>
> To: Kaylor, Andrew <andrew.kaylor@intel.com><br>
> Cc: cfe-dev@lists.llvm.org; llvm-dev <llvm-dev@lists.llvm.org>; Craig <br>
> Topper <craig.topper@gmail.com>; Richard Smith <richard@metafoo.co.uk><br>
> Subject: Re: [cfe-dev] _Float16 support<br>
><br>
> Hey Andy,<br>
><br>
> On Tue, Jan 22, 2019 at 10:38 AM Kaylor, Andrew via cfe-dev <br>
> <cfe-dev@lists.llvm.org> wrote:<br>
>> I'd like to start a discussion about how clang supports _Float16 for <br>
>> target architectures that don't have direct support for 16-bit <br>
>> floating point arithmetic.<br>
><br>
> Thanks for bringing this up;  we'd also like to get better support, <br>
> for sysv x86-64 specifically - AArch64 is mostly fine, and ARM is <br>
> usable with +fp16.<br>
><br>
> I'm not sure much of this discussion generalizes across platforms <br>
> though (beyond Craig's potential bug fix?).  I guess the <br>
> "target-independent" question is: should we allow this kind of <br>
> "legalization" in the vreg assignment code at all? (I think that's <br>
> where it all comes from: RegsForValue, TLI::get*Register*) It's <br>
> convenient for experimental frontends: you can use weird types (half, <br>
> i3, ...) without worrying too much about it, and you usually get <br>
> something self-consistent out of the backend.  But you eventually need <br>
> to worry about it and need to make the calling convention explicit.  <br>
> But I guess that's a discussion for the other thread ;)<br>
><br>
>> The current clang language extensions documentation says, "If <br>
>> half-precision instructions are unavailable, values will be promoted <br>
>> to single-precision, similar to the semantics of __fp16 except that <br>
>> the results will be stored in single-precision." This is somewhat <br>
>> vague (to me) as to what is meant by promotion of values, and the <br>
>> part about results being stored in single-precision isn't what <br>
>> actually happens.<br>
>><br>
>> Consider this example:<br>
>><br>
>> _Float16 x;<br>
>> _Float16 f(_Float16 y, _Float16 z) {<br>
>>   x = y * z;<br>
>>   return x;<br>
>> }<br>
>><br>
>> When compiling with “-march=core-avx2” that results (after some <br>
>> trivial cleanup) in this IR:<br>
>><br>
>> @x = global half 0xH0000, align 2<br>
>> define half @f(half, half) {<br>
>>   %3 = fmul half %0, %1<br>
>>   store half %3, half* @x<br>
>>   ret half %3<br>
>> }<br>
>><br>
>> That’s not too unreasonable I suppose, except for the fact that it <br>
>> hasn’t taken the lack of target support for half-precision <br>
>> arithmetic into account yet. That will happen in the selection DAG. <br>
>> The assembly code generated looks like this (with my annotations):<br>
>><br>
>> f:                                      # @f<br>
>> # %bb.0:<br>
>>        vcvtps2ph       xmm1, xmm1, 4             # Convert argument 1 <br>
>> from single to half<br>
>>         vcvtph2ps       xmm1, xmm1                # Convert argument <br>
>> 1 back to single<br>
>>         vcvtps2ph       xmm0, xmm0, 4            # Convert argument 0 <br>
>> from single to half<br>
>>         vcvtph2ps       xmm0, xmm0                # Convert argument <br>
>> 0 back to single<br>
>>         vmulss             xmm0, xmm0, xmm1   # xmm0 = xmm0*xmm1 <br>
>> (single precision)<br>
>>         vcvtps2ph       xmm1, xmm0, 4            # Convert the single <br>
>> precision result to half<br>
>>         vmovd             eax, xmm1                      # Move the <br>
>> half precision result to eax<br>
>>         mov                 word ptr [rip + x], ax     # Store the <br>
>> half precision result in the global, x<br>
>>         ret                                                           <br>
>>   # Return the single precision result still in xmm0<br>
>> .Lfunc_end0:<br>
>>                                         # -- End function<br>
>><br>
>> Something odd has happened here, and it may not be obvious what it <br>
>> is. This code begins by converting xmm0 and xmm1 from single to half <br>
>> and then back to single. The first conversion is happening because <br>
>> the back end decided that it needed to change the types of the <br>
>> parameters to single precision but the function body is expecting <br>
>> half precision values. However, since the target can’t perform the <br>
>> required computation with half precision values they must be <br>
>> converted back to single for the multiplication. The single precision <br>
>> result of the multiplication is converted to half precision to be <br>
>> stored in the global value, x, but the result is returned as single <br>
>> precision (via xmm0).<br>
>><br>
>> I’m not primarily worried about the extra conversions here. We <br>
>> can’t get rid of them because we can’t prove they aren’t <br>
>> rounding, but that’s a secondary issue. What I’m worried about is <br>
>> that we allowed/required the back end to improvise an ABI to satisfy <br>
>> the incoming IR, and the choice it made is questionable.<br>
><br>
> As Richard said, an ABI rule emerged from the implementation, and I <br>
> believe we should solidify it, so here's a simple strawman proposal:<br>
> pass scalars in the low 16 bits of SSE registers, don't change the <br>
> memory layout, and pack them in vectors of 16-bit elements.  That <br>
> matches the only ISA extension so far (ph<>ps conversions), and fits <br>
> well with that (as opposed to i16 coercion) as well as vectors (as <br>
> opposed to f32 promotion).  To my knowledge, there hasn't been any <br>
> alternative ABI proposal (but I haven't looked in 1 or 2 years).  It's <br>
> interesting because we technically have no way of accessing scalars <br>
> (so we have the same problems as i8/i16 vector elements, but without <br>
> the saving grace of having matching GPRs - x86, or direct copies - <br>
> aarch64), and there are not even any scalar operations.<br>
><br>
> Any thoughts?  We can suggest this to x86-psABI if folks think this is <br>
> a good idea. (I don't know about other ABIs or other architectures <br>
> though).<br>
><br>
> Concretely, this means no/little change in IRGen.  As for the SDAG <br>
> implementation, this is an unusual situation.  I've done some <br>
> experimentation a long time ago.  We can make the types legal, even<br>
> though no operations are.   It's relatively straightforward to promote<br>
> all operations (and we made sure that worked years ago for AArch64, <br>
> for the pre-v8.2 mode), but vectors are fun, because of build_vector <br>
> (where it helps to have the truncating behavior we have for integers, <br>
> but for fp), extract_vector_elt (where you need the matching extend), <br>
> and insert_vector_elt (which you have to lower using some movd and/or <br>
> pinsrw trickery, if you want to avoid the generic slow via-memory <br>
> fallback).<br>
> Alternatively, we can immediately, in call lowering/register <br>
> assignment logic (this covers the SDAG cross-BB vreg assignments Craig<br>
> mentions) promote to f32 "via" i16.  I'm afraid I don't remember the <br>
> arguments one way or the other, I can dust off my old patches and put <br>
> them up on phabricator.<br>
><br>
><br>
> -Ahmed<br>
><br>
>><br>
>> For a point of comparison, I looked at what gcc does. Currently, gcc <br>
>> only allows _Float16 in C, not C++, and if you try to use it with a <br>
>> target that doesn’t have native support for half-precision <br>
>> arithmetic, it tells you “’_Float16’ is not supported on this <br>
>> target.” That seems preferable to making up an ABI on the fly.<br>
>><br>
>> I haven’t looked at what happens with clang when compiling for <br>
>> other targets that don’t have native support for half-precision <br>
>> arithmetic, but I would imagine that similar problems exist.<br>
>><br>
>> Thoughts?<br>
>><br>
>> Thanks,<br>
>> Andy<br>
>> _______________________________________________<br>
>> cfe-dev mailing list<br>
>> cfe-dev@lists.llvm.org<br>
>> <a href="http://lists.llvm.org/cgi-bin/mailman/listinfo/cfe-dev">http://lists.llvm.org/cgi-bin/mailman/listinfo/cfe-dev</a><br>
> _______________________________________________<br>
> LLVM Developers mailing list<br>
> llvm-dev@lists.llvm.org<br>
> <a href="https://lists.llvm.org/cgi-bin/mailman/listinfo/llvm-dev">https://lists.llvm.org/cgi-bin/mailman/listinfo/llvm-dev</a><br>
> IMPORTANT NOTICE: The contents of this email and any attachments are <br>
> confidential and may also be privileged. If you are not the intended <br>
> recipient, please notify the sender immediately and do not disclose <br>
> the contents to any other person, use it for any purpose, or store or <br>
> copy the information in any medium. Thank you.<br>
<br>
<br>
</div>
</span></font></div>
IMPORTANT NOTICE: The contents of this email and any attachments are confidential and may also be privileged. If you are not the intended recipient, please notify the sender immediately and do not disclose the contents to any other person, use it for any purpose,
 or store or copy the information in any medium. Thank you.
</body>
</html>