<div dir="ltr">Hello all,<div><br></div><div>I've been working for the last month or so on a comprehensive mitigation approach to variant #1 of Spectre. There are a bunch of reasons why this is desirable:</div><div>- Critical software that is unlikely to be easily hand-mitigated (or where the performance tradeoff isn't worth it) will have a compelling option.</div><div>- It gives us a baseline on performance for hand-mitigation.</div><div>- Combined with opt-in or opt-out, it may give simpler hand-mitigation.</div><div>- It is instructive to see *how* to mitigate code patterns.</div><div><br></div><div>A detailed design document is available for commenting here:</div><div><a href="https://docs.google.com/document/d/1wwcfv3UV9ZnZVcGiGuoITT_61e_Ko3TmoCS3uXLcJR0/edit">https://docs.google.com/document/d/1wwcfv3UV9ZnZVcGiGuoITT_61e_Ko3TmoCS3uXLcJR0/edit</a></div><div>(I pasted this in markdown format at the bottom of the email as well.)<br></div><div><br></div><div>I have also published a very early prototype patch that implements this design:</div><div><a href="https://reviews.llvm.org/D44824">https://reviews.llvm.org/D44824</a></div><div>This is the patch I've used to collect the performance data on the approach. It should be fairly functional but is a long way from being ready to review in detail, much less land. I'm posting so folks can start seeing the overall approach and can play with it if they want. Grab it here:</div><div><br></div><div>Comments are very welcome! I'd like to keep the doc and this thread focused on discussion of the high-level technique for hardening, and the code review thread for discussion of the techniques used to implement this in LLVM.</div><div><br></div><div>Thanks all!</div><div>-Chandler</div><div><div><br></div><div>--------</div><div><div># Speculative Load Hardening</div><div><br></div><div>### A Spectre Variant #1 Mitigation Technique</div><div><br></div><div>Author: Chandler Carruth - [<a href="mailto:chandlerc@google.com">chandlerc@google.com</a>](mailto:<a href="mailto:chandlerc@google.com">chandlerc@google.com</a>)</div><div><br></div><div>## Problem Statement</div><div><br></div><div>Recently, Google Project Zero and other researchers have found information leak</div><div>vulnerabilities by exploiting speculative execution in modern CPUs. These</div><div>exploits are currently broken down into three variants:</div><div>* GPZ Variant #1 (a.k.a. Spectre Variant #1): Bounds check (or predicate) bypass</div><div>* GPZ Variant #2 (a.k.a. Spectre Variant #2): Branch target injection</div><div>* GPZ Variant #3 (a.k.a. Meltdown): Rogue data cache load</div><div><br></div><div>For more details, see the Google Project Zero blog post and the Spectre research</div><div>paper:</div><div>* <a href="https://googleprojectzero.blogspot.com/2018/01/reading-privileged-memory-with-side.html">https://googleprojectzero.blogspot.com/2018/01/reading-privileged-memory-with-side.html</a></div><div>* <a href="https://spectreattack.com/spectre.pdf">https://spectreattack.com/spectre.pdf</a></div><div><br></div><div>The core problem of GPZ Variant #1 is that speculative execution uses branch</div><div>prediction to select the path of instructions speculatively executed. This path</div><div>is speculatively executed with the available data, and may load from memory and</div><div>leak the loaded values through various side channels that survive even when the</div><div>speculative execution is unwound due to being incorrect. Mispredicted paths can</div><div>cause code to be executed with data inputs that never occur in correct</div><div>executions, making checks against malicious inputs ineffective and allowing</div><div>attackers to use malicious data inputs to leak secret data. Here is an example,</div><div>extracted and simplified from the Project Zero paper:</div><div>```</div><div>struct array {</div><div>  unsigned long length;</div><div>  unsigned char data[];</div><div>};</div><div>struct array *arr1 = ...; // small array</div><div>struct array *arr2 = ...; // array of size 0x400</div><div>unsigned long untrusted_offset_from_caller = ...;</div><div>if (untrusted_offset_from_caller < arr1->length) {</div><div>  unsigned char value = arr1->data[untrusted_offset_from_caller];</div><div>  unsigned long index2 = ((value&1)*0x100)+0x200;</div><div>  unsigned char value2 = arr2->data[index2];  </div><div>}</div><div>```</div><div><br></div><div>The key of the attack is to call this with `untrusted_offset_from_caller` that</div><div>is far outside of the bounds once the branch predictor is trained to predict</div><div>that it will be in-bounds. In that case, the body of the `if` will be executed</div><div>speculatively, and may read secret data into `value` and leak it via</div><div>a cache-timing side channel when a dependent access is made to populate</div><div>`value2`.</div><div><br></div><div><br></div><div>## High Level Mitigation Approach</div><div><br></div><div>While several approaches are being actively pursued to mitigate specific</div><div>branches and/or loads inside especially risky software (most notably various OS</div><div>kernels), these approaches require manual and/or static analysis aided auditing</div><div>of code and explicit source changes to apply the mitigation. They are unlikely</div><div>to scale well to large applications. We are proposing a comprehensive mitigation</div><div>approach that would apply automatically across an entire program rather than</div><div>through manual changes to the code. While this is likely to have a high</div><div>performance cost, some applications may be in a good position to take this</div><div>performance / security tradeoff.</div><div><br></div><div>The specific technique we propose is to cause loads to be checked using</div><div>branchless code to ensure that they are executing along a valid control flow</div><div>path. Consider the following C-pseudo-code representing the core idea of</div><div>a predicate guarding potentially invalid loads:</div><div>```</div><div>void leak(int data);</div><div>void example(int* pointer1, int* pointer2) {</div><div>  if (condition) {</div><div>    // ... lots of code ...</div><div>    leak(*pointer1);</div><div>  } else {</div><div>    // ... more code ...</div><div>    leak(*pointer2);</div><div>  }</div><div>}</div><div>```</div><div><br></div><div>This would get transformed into something resembling the following:</div><div>```</div><div>uintptr_t all_ones_mask = std::numerical_limits<uintptr_t>::max();</div><div>uintptr_t all_zeros_mask = 0;</div><div>void leak(int data);</div><div>void example(int* pointer1, int* pointer2) {</div><div>  uintptr_t predicate_state = all_ones_mask;</div><div>  if (condition) {</div><div>    predicate_state = !condition ? all_zeros_mask : predicate_state;</div><div>    // ... lots of code ...</div><div>    //</div><div>    // Harden the pointer so it can't be loaded</div><div>    pointer1 &= predicate_state;</div><div>    leak(*pointer1);</div><div>  } else {</div><div>    predicate_state = condition ? all_zeros_mask : predicate_state;</div><div>    // ... more code ...</div><div>    //</div><div>    // Alternative: Harden the loaded value</div><div>    int value2 = *pointer2 & predicate_state;</div><div>    leak(value2);</div><div>  }</div><div>}</div><div>```</div><div><br></div><div>The result should be that if the `if (condition) {` branch is mis-predicted,</div><div>there is a *data* dependency on the condition used to zero out any pointers</div><div>prior to loading through them or to zero out all of the loaded bits. Even though</div><div>this code pattern may still execute speculatively, *invalid* speculative</div><div>executions are prevented from leaking secret data from memory (but note that</div><div>this data might still be loaded in safe ways, and some regions of memory are</div><div>required to not hold secrets, see below for detailed limitations). This approach</div><div>only requires the underlying hardware have a way to implement a branchless and</div><div>unpredicted conditional update of a register's value. All modern architectures</div><div>have support for this, and in fact such support is necessary to correctly</div><div>implement constant time cryptographic primitives.</div><div><br></div><div>Crucial properties of this approach:</div><div>* It does not attempt to prevent any particular side-channel from working. This</div><div>  is important as there are an unknown number of potential side channels and we</div><div>  expect to continue discovering more. Instead, it prevents the read of secret</div><div>  data in the first place.</div><div>* It accumulates the predicate state, protecting even in the face of nested</div><div>  *correctly* predicted control flows.</div><div>* It uses a *destructive* or *non-reversible* modification of the address loaded</div><div>  to prevent an attacker from reversing the check using attacker-controlled</div><div>  offsets to the pointer.</div><div>* It does not completely block speculative execution, and merely prevents</div><div>  *mis*-speculated paths from leaking secrets from memory (and stalls</div><div>  speculation until this can be determined).</div><div>* It is completely general and makes no fundamental assumptions about the</div><div>  underlying architecture other than the ability to do branchless conditional</div><div>  data updates and a lack of value prediction.</div><div>* It does not require programmers to identify all possible secret data or</div><div>  information leaks.</div><div><br></div><div>Limitations of this approach:</div><div>* It requires re-compiling source code to insert hardening instruction</div><div>  sequences. Only software compiled in this mode is protected.</div><div>* The performance is heavily dependent on a particular architecture's</div><div>  implementation strategy. We outline a potential x86 implementation below and</div><div>  characterize its performance.</div><div>* It does not defend against secret data already loaded from memory and residing</div><div>  in registers. Code dealing with this, e.g cryptographic routines, already have</div><div>  patterns to scrub registers of secret data, but these patterns must also be</div><div>  made unconditional.</div><div>* To achieve reasonable performance, many loads may not be checked, such as</div><div>  those with compile-time fixed addresses. This primarily consists of accesses</div><div>  at compile-time constant offsets of global and local variables. Code which</div><div>  needs this protection and intentionally stores secret data must ensure the</div><div>  memory regions used for secret data are necessarily dynamic mappings or heap</div><div>  allocations. This is an area which can be tuned to provide more comprehensive</div><div>  protection at the cost of performance.</div><div>* Hardened loads may still load valid addresses if not attacker-controlled</div><div>  addresses. To prevent these from reading secret data, the low 2gb of the</div><div>  address space and 2gb above and below any executable pages should be</div><div>  protected.</div><div><br></div><div>Credit:</div><div>* The core idea of tracing mis-speculation through data and marking pointers to</div><div>  block mis-speculated loads was developed as part of a HACS 2018 discussion</div><div>  with several individuals.</div><div>* Core idea of masking out loaded bits was part of the original mitigation</div><div>  suggested by Jann Horn when these attacks were reported.</div><div><br></div><div><br></div><div>### Indirect Branches, Calls, and Returns</div><div><br></div><div>It is possible to attack control flow other than conditional branches with</div><div>variant #1 style mispredictions.</div><div>* A prediction towards a hot call target of a virtual method can lead to it</div><div>  being speculatively executed when an expected type is used (often called "type</div><div>  confusion").</div><div>* A hot case may be speculatively executed due to prediction instead of the</div><div>  correct case for a switch statement implemented as a jump table.</div><div>* A hot common return address may be predicted incorrectly when returning from</div><div>  a function.</div><div><br></div><div>These code patterns are also vulnerable to Spectre variant #2, and as such are</div><div>best mitigated with</div><div>a [retpoline](<a href="https://support.google.com/faqs/answer/7625886">https://support.google.com/faqs/answer/7625886</a>) on x86 platforms.</div><div>When a mitigation technique like retpoline is used, speculation simply cannot</div><div>proceed through an indirect control flow edge (or it cannot be mispredicted in</div><div>the case of a filled RSB) and so it is also protected from variant #1 style</div><div>attacks. However, some architectures, micro-architectures, or vendors do not</div><div>employ the retpoline mitigation, and on future x86 hardware (both Intel and AMD)</div><div>it is expected to become unnecessary due to hardware-based mitigation.</div><div><br></div><div>When not using a retpoline, these edges will need independent protection from</div><div>variant #1 style attacks. The analogous approach to that used for conditional</div><div>control flow should work:</div><div>```</div><div>uintptr_t all_ones_mask = std::numerical_limits<uintptr_t>::max();</div><div>uintptr_t all_zeros_mask = 0;</div><div>void leak(int data);</div><div>void example(int* pointer1, int* pointer2) {</div><div>  uintptr_t predicate_state = all_ones_mask;</div><div>  switch (condition) {</div><div>  case 0:</div><div>    predicate_state = (condition != 0) ? all_zeros_mask : predicate_state;</div><div>    // ... lots of code ...</div><div>    //</div><div>    // Harden the pointer so it can't be loaded</div><div>    pointer1 &= predicate_state;</div><div>    leak(*pointer1);</div><div>    break;</div><div><br></div><div>  case 1:</div><div>    predicate_state = (condition != 1) ? all_zeros_mask : predicate_state;</div><div>    // ... more code ...</div><div>    //</div><div>    // Alternative: Harden the loaded value</div><div>    int value2 = *pointer2 & predicate_state;</div><div>    leak(value2);</div><div>    break;</div><div><br></div><div>    // ...</div><div>  }</div><div>}</div><div>```</div><div><br></div><div><br></div><div>The core idea remains the same: validate the control flow using data-flow and</div><div>use that validation to check that loads cannot leak information along</div><div>misspeculated paths. Typically this involves passing the desired target of such</div><div>control flow across the edge and checking that it is correct afterwards. Note</div><div>that while it is tempting to think that this mitigates variant #2 attacks, it</div><div>does not. Those attacks go to arbitrary gadgets that don't include the checks.</div><div><br></div><div><br></div><div>## Implementation Details</div><div><br></div><div>There are a number of complex details impacting the implementation of this</div><div>technique, both on a particular architecture and within a particular compiler.</div><div>We discuss proposed implementation techniques for the x86 architecture and the</div><div>LLVM compiler. These are primarily to serve as an example, as other</div><div>implementation techniques are very possible.</div><div><br></div><div><br></div><div>### x86 Implementation Details</div><div><br></div><div>On the x86 platform we break down the implementation into three core components:</div><div>accumulating the predicate state through the control flow graph, checking the</div><div>loads, and checking control transfers between procedures.</div><div><br></div><div><br></div><div>#### Accumulating Predicate State</div><div><br></div><div>Consider baseline x86 instructions like the following, which test three</div><div>conditions and if all pass, loads data from memory and potentially leaks it</div><div>through some side channel:</div><div>```</div><div># %bb.0:                                # %entry</div><div>        pushq   %rax</div><div>        testl   %edi, %edi</div><div>        jne     .LBB0_4</div><div># %bb.1:                                # %then1</div><div>        testl   %esi, %esi</div><div>        jne     .LBB0_4</div><div># %bb.2:                                # %then2</div><div>        testl   %edx, %edx</div><div>        je      .LBB0_3</div><div>.LBB0_4:                                # %exit</div><div>        popq    %rax</div><div>        retq</div><div>.LBB0_3:                                # %danger</div><div>        movl    (%rcx), %edi</div><div>        callq   leak</div><div>        popq    %rax</div><div>        retq</div><div>```</div><div><br></div><div>When we go to speculatively execute the load, we want to know whether any of the</div><div>dynamically executed predicates have been mis-speculated. To track that, along</div><div>each conditional edge, we need to track the data which would allow that edge to</div><div>be taken. On x86, this data is stored in the flags register used by the</div><div>conditional jump instruction. Along both edges after this fork in control flow,</div><div>the flags register remains alive and contains data that we can use to build up</div><div>our accumulated predicate state. We accumulate it using the x86 conditional move</div><div>instruction which also reads the flag registers where the state resides. These</div><div>conditional move instructions are known to not be predicted on any x86</div><div>processors, making them immune to misprediction that could reintroduce the</div><div>vulnerability. When we insert the conditional moves, the code ends up looking</div><div>like the following:</div><div>```</div><div># %bb.0:                                # %entry</div><div>        pushq   %rax</div><div>        xorl    %eax, %eax              # Zero out initial predicate state.</div><div>        movq    $-1, %r8                # Put all-ones mask into a register.</div><div>        testl   %edi, %edi</div><div>        jne     .LBB0_1</div><div># %bb.2:                                # %then1</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        testl   %esi, %esi</div><div>        jne     .LBB0_1</div><div># %bb.3:                                # %then2</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        testl   %edx, %edx</div><div>        je      .LBB0_4</div><div>.LBB0_1:</div><div>        cmoveq  %r8, %rax               # Conditionally update predicate state.</div><div>        popq    %rax</div><div>        retq</div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        ...</div><div>```</div><div><br></div><div>Here we create the "empty" or "correct execution" predicate state by zeroing</div><div>`%rax`, and we create a constant "incorrect execution" predicate value by</div><div>putting `-1` into `%r8`. Then, along each edge coming out of a conditional</div><div>branch we do a conditional move that in a correct execution will be a no-op, but</div><div>if mis-speculated, will replace the `%rax` with the value of `%r8`.</div><div>Misspeculating any one of the three predicates will cause `%rax` to hold the</div><div>"incorrect execution" value from `%r8` as we preserve incoming values when</div><div>execution is correct rather than overwriting it.</div><div><br></div><div>We now have a value in `%rax` in each basic block that indicates if at some</div><div>point previously a predicate was mispredicted. And we have arranged for that</div><div>value to be particularly effective when used below to harden loads.</div><div><br></div><div><br></div><div>##### Indirect Call, Branch, and Return Predicates</div><div><br></div><div>(Not yet implemented.)</div><div><br></div><div>There is no analogous flag to use when tracing indirect calls, branches, and</div><div>returns. The predicate state must be accumulated through some other means.</div><div>Fundamentally, this is the reverse of the problem posed in CFI: we need to check</div><div>where we came from rather than where we are going. For function-local jump</div><div>tables, this is easily arranged by testing the input to the jump table within</div><div>each destination:</div><div>```</div><div>        pushq   %rax</div><div>        xorl    %eax, %eax              # Zero out initial predicate state.</div><div>        movq    $-1, %r8                # Put all-ones mask into a register.</div><div>        jmpq    *.LJTI0_0(,%rdi,8)      # Indirect jump through table.</div><div>.LBB0_2:                                # %<a href="http://sw.bb">sw.bb</a></div><div>        testq   $0, %rdi                # Validate index used for jump table.</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        ...</div><div>        jmp     _Z4leaki                # TAILCALL</div><div><br></div><div>.LBB0_3:                                # %sw.bb1</div><div>        testq   $1, %rdi                # Validate index used for jump table.</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        ...</div><div>        jmp     _Z4leaki                # TAILCALL</div><div><br></div><div>.LBB0_5:                                # %sw.bb10</div><div>        testq   $2, %rdi                # Validate index used for jump table.</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        ...</div><div>        jmp     _Z4leaki                # TAILCALL</div><div>        ...</div><div><br></div><div>        .section        .rodata,"a",@progbits</div><div>        .p2align        3</div><div>.LJTI0_0:</div><div>        .quad   .LBB0_2</div><div>        .quad   .LBB0_3</div><div>        .quad   .LBB0_5</div><div>        ...</div><div>```</div><div><br></div><div>Returns have a simple mitigation technique on x86-64 (or other ABIs which have</div><div>what is called a "red zone" region beyond the end of the stack). This region is</div><div>guaranteed to be preserved across interrupts and context switches, making the</div><div>return address used in returning to the current code remain on the stack and</div><div>valid to read. We can emit code in the caller to verify that a return edge was</div><div>not mispredicted:</div><div>```</div><div>        callq   other_function</div><div>return_addr:</div><div>        testq   -8(%rsp), return_addr   # Validate return address.</div><div>        cmovneq %r8, %rax               # Update predicate state.</div><div>```</div><div><br></div><div>For an ABI without a "red zone" (and thus unable to read the return address from</div><div>the stack), mitigating returns face similar problems to calls below.</div><div><br></div><div>Indirect calls (and returns in the absence of a red zone ABI) pose the most</div><div>significant challenge to propagate. The simplest technique would be to define</div><div>a new ABI such that the intended call target is passed into the called function</div><div>and checked in the entry. Unfortunately, new ABIs are quite expensive to deploy</div><div>in C and C++. While the target function could be passed in TLS, we would still</div><div>require complex logic to handle a mixture of functions compiled with and without</div><div>this extra logic (essentially, making the ABI backwards compatible). Currently,</div><div>we suggest using retpolines here and will continue to investigate ways of</div><div>mitigating this.</div><div><br></div><div><br></div><div>##### Optimizations, Alternatives, and Tradeoffs</div><div><br></div><div>Merely accumulating predicate state involves significant cost. There are several</div><div>key optimizations we employ to minimize this and various alternatives that</div><div>present different tradeoffs in the generated code.</div><div><br></div><div>First, we work to reduce the number of instructions used to track the state:</div><div>* Rather than inserting a `cmovCC` instruction along every conditional edge in</div><div>  the original program, we track each set of condition flags we need to capture</div><div>  prior to entering each basic block and reuse a common `cmovCC` sequence for</div><div>  those.</div><div>  * We could further reuse suffixes when there are multiple `cmovCC`</div><div>    instructions required to capture the set of flags. Currently this is</div><div>    believed to not be worth the cost as paired flags are relatively rare and</div><div>    suffixes of them are exceedingly rare.</div><div>* A common pattern in x86 is to have multiple conditional jump instructions that</div><div>  use the same flags but handle different conditions. Naively, we could consider</div><div>  each fallthrough between them an "edge" but this causes a much more complex</div><div>  control flow graph. Instead, we accumulate the set of conditions necessary for</div><div>  fallthrough and use a sequence of `cmovCC` instructions in a single</div><div>  fallthrough edge to track it.</div><div><br></div><div>Second, we trade register pressure for simpler `cmovCC` instructions by</div><div>allocating a register for the "bad" state. We could read that value from memory</div><div>as part of the conditional move instruction, however, this creates more</div><div>micro-ops and requires the load-store unit to be involved. Currently, we place</div><div>the value into a virtual register and allow the register allocator to decide</div><div>when the register pressure is sufficient to make it worth spilling to memory and</div><div>reloading.</div><div><br></div><div><br></div><div>#### Hardening Loads</div><div><br></div><div>Once we have the predicate accumulated into a special value for correct vs.</div><div>mis-speculated, we need to apply this to loads in a way that ensures they do not</div><div>leak secret data. There are two primary techniques for this: we can either</div><div>harden the loaded value to prevent observation, or we can harden the address</div><div>itself to prevent the load from occuring. These have significantly different</div><div>performance tradeoffs.</div><div><br></div><div><br></div><div>##### Hardening loaded values</div><div><br></div><div>The most appealing way to harden loads is to mask out all of the bits loaded.</div><div>The key requirement is that for each bit loaded, along the mis-speculated path</div><div>that bit is always fixed at either 0 or 1 regardless of the value of the bit</div><div>loaded. The most obvious implementation uses either an `and` instruction with an</div><div>all-zero mask along mis-speculated paths and an all-one mask along correct</div><div>paths, or an `or` instruction with an all-one mask along mis-speculated paths</div><div>and an all-zero mask along correct paths. Other options become less appealing</div><div>such as multiplying by zero or one, or multiple shift instructions. For reasons</div><div>we elaborate on below, we end up suggesting you use `or` with an all-ones mask,</div><div>making the x86 instruction sequence look like the following:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        movl    (%rsi), %edi            # Load potentially secret data from %rsi.</div><div>        orl     %eax, %edi</div><div>```</div><div><br></div><div>Other useful patterns may be to fold the load into the `or` instruction itself</div><div>at the cost of a register-to-register copy.</div><div><br></div><div>There are some challenges with deploying this approach:</div><div>1. Many loads on x86 are folded into other instructions. Separating them would</div><div>   add very significant and costly register pressure with prohibitive</div><div>   performance cost.</div><div>2. Loads may not target a general purpose register requiring extra instructions</div><div>   to map the state value into the correct register class, and potentially more</div><div>   expensive instructions to mask the value in some way.</div><div>3. The flags registers on x86 are very likely to be live, and challenging to</div><div>   preserve cheaply.</div><div>4. There are many more values loaded than pointers & indices used for loads. As</div><div>   a consequence, hardening the result of a load requires substantially more</div><div>   instructions than hardening the address of the load (see below).</div><div><br></div><div>Despite these challenges, hardening the result of the load critically allows</div><div>the load to proceed and thus has dramatically less impact on the total</div><div>speculative / out-of-order potential of the execution. There are also several</div><div>interesting techniques to try and mitigate these challenges and make hardening</div><div>the results of loads viable in at least some cases. However, we generally</div><div>expect to fall back when unprofitable from hardening the loaded value to the</div><div>next approach of hardening the address itself.</div><div><br></div><div><br></div><div>###### Loads folded into data-invariant operations can be hardened after the operation</div><div><br></div><div>The first key to making this feasible is to recognize that many operations on</div><div>x86 are "data-invariant". That is, they have no (known) observable behavior</div><div>differences due to the particular input data. These instructions are often used</div><div>when implementing cryptographic primitives dealing with private key data</div><div>because they are not believed to provide any side-channels. Similarly, we can</div><div>defer hardening until after them as they will not in-and-of-themselves</div><div>introduce a speculative execution side-channel. This results in code sequences</div><div>that look like:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        addl    (%rsi), %edi            # Load and accumulate without leaking.</div><div>        orl     %eax, %edi</div><div>```</div><div><br></div><div>While an addition happens to the loaded (potentially secret) value, that</div><div>doesn't leak any data and we then immediately harden it.</div><div><br></div><div><br></div><div>###### Hardening of loaded values deferred down the data-invariant expression graph</div><div><br></div><div>We can generalize the previous idea and sink the hardening down the expression</div><div>graph across as many data-invariant operations as desirable. This can use very</div><div>conservative rules for whether something is data-invariant. The primary goal</div><div>should be to handle multiple loads with a single hardening instruction:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        addl    (%rsi), %edi            # Load and accumulate without leaking.</div><div>        addl    4(%rsi), %edi           # Continue without leaking.</div><div>        addl    8(%rsi), %edi</div><div>        orl     %eax, %edi              # Mask out bits from all three loads.</div><div>```</div><div><br></div><div><br></div><div>###### Preserving the flags while hardening loaded values on Haswell, Zen, and newer processors</div><div><br></div><div>Sadly, there are no useful instructions on x86 that apply a mask to all 64 bits</div><div>without touching the flag registers. However, we can harden loaded values that</div><div>are narrower than a word (fewer than 32-bits on 32-bit systems and fewer than</div><div>64-bits on 64-bit systems) by zero-extending the value to the full word size</div><div>and then shifting right by at least the number of original bits using the BMI2</div><div>`shrx` instruction:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        addl    (%rsi), %edi            # Load and accumulate 32 bits of data.</div><div>        shrxq   %rax, %rdi, %rdi        # Shift out all 32 bits loaded.</div><div>```</div><div><br></div><div>Because on x86 the zero-extend is free, this can efficiently harden the loaded</div><div>value.</div><div><br></div><div><br></div><div>##### Hardening the address of the load</div><div><br></div><div>When hardening the loaded value is inapplicable, most often because the</div><div>instruction directly leaks information (like `cmp` or `jmpq`), we switch to</div><div>hardening the _address_ of the load instead of the loaded value. This avoids</div><div>increasing register pressure by unfolding the load or paying some other high</div><div>cost.</div><div><br></div><div>To understand how this works in practice, we need to examine the exact</div><div>semantics of the x86 addressing modes which, in its fully general form, looks</div><div>like `(%base,%index,scale)offset`. Here `%base` and `%index` are 64-bit</div><div>registers that can potentially be any value, and may be attacker controlled,</div><div>and `scale` and `offset` are fixed immediate values. `scale` must be `1`, `2`,</div><div>`4`, or `8`, and `offset` can be any 32-bit sign extended value. The exact</div><div>computation performed to find the address is then: `%base + (scale * %index) +</div><div>offset` under 64-bit 2's complement modular arithmetic.</div><div><br></div><div>One issue with this approach is that, after hardening, the  `%base + (scale *</div><div>%index)` subexpression will compute a value near zero (`-1 + (scale * -1)`) and</div><div>then a large, positive `offset` will index into memory within the first two</div><div>gigabytes of address space. While these offsets are not attacker controlled,</div><div>the attacker could chose to attack a load which happens to have the desired</div><div>offset and then successfully read memory in that region. This significantly</div><div>raises the burden on the attacker and limits the scope of attack but does not</div><div>eliminate it. To fully close the attack we must work with the operating system</div><div>to preclude mapping memory in the low two gigabytes of address space.</div><div><br></div><div><br></div><div>###### 64-bit load checking instructions</div><div><br></div><div>We can use the following instruction sequences to check loads. We set up `%r8`</div><div>in these examples to hold the special value of `-1` which will be `cmov`ed over</div><div>`%rax` in mis-speculated paths.</div><div><br></div><div>Single register addressing mode:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        orq     %rax, %rsi              # Mask the pointer if misspeculating.</div><div>        movl    (%rsi), %edi</div><div>```</div><div><br></div><div>Two register addressing mode:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        orq     %rax, %rsi              # Mask the pointer if misspeculating.</div><div>        orq     %rax, %rcx              # Mask the index if misspeculating.</div><div>        movl    (%rsi,%rcx), %edi</div><div>```</div><div><br></div><div>This will result in a negative address near zero or in `offset` wrapping the</div><div>address space back to a small positive address. Small, negative addresses will</div><div>fault in user-mode for most operating systems, but targets which need the high</div><div>address space to be user accessible may need to adjust the exact sequence used</div><div>above. Additionally, the low addresses will need to be marked unreadable by the</div><div>OS to fully harden the load.</div><div><br></div><div><br></div><div>###### RIP-relative addressing is even easier to break</div><div><br></div><div>There is a common addressing mode idiom that is substantially harder to check:</div><div>addressing relative to the instruction pointer. We cannot change the value of</div><div>the instruction pointer register and so we have the harder problem of forcing</div><div>`%base + scale * %index + offset` to be an invalid address, by *only* changing</div><div>`%index`. The only advantage we have is that the attacker also cannot modify</div><div>`%base`. If we use the fast instruction sequence above, but only apply it to</div><div>the index, we will always access `%rip + (scale * -1) + offset`. If the</div><div>attacker can find a load which with this address happens to point to secret</div><div>data, then they can reach it. However, the loader and base libraries can also</div><div>simply refuse to map the heap, data segments, or stack within 2gb of any of the</div><div>text in the program, much like it can reserve the low 2gb of address space.</div><div><br></div><div><br></div><div>###### The flag registers again make everything hard</div><div><br></div><div>Unfortunately, the technique of using `orq`-instructions has a serious flaw on</div><div>x86. The very thing that makes it easy to accumulate state, the flag registers</div><div>containing predicates, causes serious problems here because they may be alive</div><div>and used by the loading instruction or subsequent instructions. On x86, the</div><div>`orq` instruction **sets** the flags and will override anything already there.</div><div>This makes inserting them into the instruction stream very hazardous.</div><div>Unfortunately, unlike when hardening the loaded value, we have no fallback here</div><div>and so we must have a fully general approach available.</div><div><br></div><div>The first thing we must do when generating these sequences is try to analyze</div><div>the surrounding code to prove that the flags are not in fact alive or being</div><div>used. Typically, it has been set by some other instruction which just happens</div><div>to set the flags register (much like ours!) with no actual dependency. In those</div><div>cases, it is safe to directly insert these instructions. Alternatively we may</div><div>be able to move them earlier to avoid clobbering the used value.</div><div><br></div><div>However, this may ultimately be impossible. In that case, we need to preserve</div><div>the flags around these instructions:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        pushfq</div><div>        orq     %rax, %rcx              # Mask the pointer if misspeculating.</div><div>        orq     %rax, %rdx              # Mask the index if misspeculating.</div><div>        popfq</div><div>        movl    (%rcx,%rdx), %edi</div><div>```</div><div><br></div><div>Using the `pushf` and `popf` instructions saves the flags register around our</div><div>inserted code, but comes at a high cost. First, we must store the flags to the</div><div>stack and reload them. Second, this causes the stack pointer to be adjusted</div><div>dynamically, requiring a frame pointer be used for referring to temporaries</div><div>spilled to the stack, etc.</div><div><br></div><div>On newer x86 processors we can use the `lahf` and `sahf` instructions to save</div><div>all of the flags besides the overflow flag in a register rather than on the</div><div>stack. We can then use `seto` and `add` to save and restore the overflow flag</div><div>in a register. Combined, this will save and restore flags in the same manner as</div><div>above but using two registers rather than the stack. That is still very</div><div>expensive if slightly less expensive than `pushf` and `popf` in most cases.</div><div><br></div><div><br></div><div>###### A flag-less alternative on Haswell, Zen and newer processors</div><div><br></div><div>Starting with the BMI2 x86 instruction set extensions available on Haswell and</div><div>Zen processors, there is an instruction for shifting that does not set any</div><div>flags: `shrx`. We can use this and the `lea` instruction to implement analogous</div><div>code sequences to the above ones. However, these are still very marginally</div><div>slower, as there are fewer ports able to dispatch shift instructions in most</div><div>modern x86 processors than there are for `or` instructions.</div><div><br></div><div>Fast, single register addressing mode:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        shrxq   %rax, %rsi, %rsi        # Shift away bits if misspeculating.</div><div>        movl    (%rsi), %edi</div><div>```</div><div><br></div><div>This will collapse the register to zero or one, and everything but the offset</div><div>in the addressing mode to be less than or equal to 9. This means the full</div><div>address can only be guaranteed to be less than `(1 << 31) + 9`. The OS may wish</div><div>to protect an extra page of the low address space to account for this</div><div><br></div><div><br></div><div>##### Optimizations</div><div><br></div><div>A very large portion of the cost for this approach comes from checking loads in</div><div>this way, so it is important to work to optimize this. However, beyond making</div><div>the instruction sequences to *apply* the checks efficient (for example by</div><div>avoiding `pushfq` and `popfq` sequences), the only significant optimization is</div><div>to check fewer loads without introducing a vulnerability. We apply several</div><div>techniques to accomplish that.</div><div><br></div><div><br></div><div>###### Don't check loads from compile-time constant stack offsets</div><div><br></div><div>We implement this optimization on x86 by skipping the checking of loads which</div><div>use a fixed frame pointer offset.</div><div><br></div><div>The result of this optimization is that patterns like reloading a spilled</div><div>register or accessing a global field don't get checked. This is a very</div><div>significant performance win.</div><div><br></div><div><br></div><div>###### Don't check dependent loads</div><div><br></div><div>A core part of why this mitigation strategy works is that it establishes a</div><div>data-flow check on the loaded address. However, this means that if the address</div><div>itself was already loaded using a checked load, there is no need to check a</div><div>dependent load provided it is within the same basic block as the checked load,</div><div>and therefore has no additional predicates guarding it. Consider code like the</div><div>following:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        movq    (%rcx), %rdi</div><div>        movl    (%rdi), %edx</div><div>```</div><div><br></div><div>This will get transformed into:</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        orq     %rax, %rcx              # Mask the pointer if misspeculating.</div><div>        movq    (%rcx), %rdi            # Hardened load.</div><div>        movl    (%rdi), %edx            # Unhardened load due to dependent addr.</div><div>```</div><div><br></div><div>This doesn't check the load through `%rdi` as that pointer is dependent on a</div><div>checked load already.</div><div><br></div><div><br></div><div>###### Protect large, load-heavy blocks with a single lfence</div><div><br></div><div>It may be worth using a single `lfence` instruction at the start of a block</div><div>which begins with a (very) large number of loads that require independent</div><div>protection *and* which require hardening the address of the load. However, this</div><div>is unlikely to be profitable in practice. The latency hit of the hardening</div><div>would need to exceed that of an `lfence` when *correctly* speculatively</div><div>executed. But in that case, the `lfence` cost is a complete loss of speculative</div><div>execution (at a minimum). So far, the evidence we have of the performance cost</div><div>of using `lfence` indicates few if any hot code patterns where this trade off</div><div>would make sense.</div><div><br></div><div><br></div><div>###### Tempting optimizations that break the security model</div><div><br></div><div>Several optimizations were considered which didn't pan out due to failure to</div><div>uphold the security model. One in particular is worth discussing as many others</div><div>will reduce to it.</div><div><br></div><div>We wondered whether only the *first* load in a basic block could be checked. If</div><div>the check works as intended, it forms an invalid pointer that doesn't even</div><div>virtual-address translate in the hardware. It should fault very early on in its</div><div>processing. Maybe that would stop things in time for the mis-speculated path to</div><div>fail to leak any secrets. This doesn't end up working because the processor is</div><div>fundamentally out-of-order, even in its speculative domain. As a consequence,</div><div>the attacker could cause the initial address computation itself to stall and</div><div>allow an arbitrary number of unrelated loads (including attacked loads of</div><div>secret data) to pass through.</div><div><br></div><div><br></div><div>#### Interprocedural Checking</div><div><br></div><div>Modern x86 processors may speculate into called functions and out of functions</div><div>to their return address. As a consequence, we need a way to check loads that</div><div>occur after a mis-speculated predicate but where the load and the</div><div>mis-speculated predicate are in different functions. In essence, we need some</div><div>interprocedural generalization of the predicate state tracking. A primary</div><div>challenge to passing the predicate state between functions is that we would</div><div>like to not require a change to the ABI or calling convention in order to make</div><div>this mitigation more deployable, and further would like code mitigated in this</div><div>way to be easily mixed with code not mitigated in this way and without</div><div>completely losing the value of the mitigation.</div><div><br></div><div><br></div><div>##### Embed the predicate state into the high bit(s) of the stack pointer</div><div><br></div><div>We can use the same technique that allows hardening pointers to pass the</div><div>predicate state into and out of functions. The stack pointer is trivially</div><div>passed between functions and we can test for it having the high bits set to</div><div>detect when it has been marked due to mis-speculation. The callsite instruction</div><div>sequence looks like (assuming a mis-speculated state value of `-1`):</div><div>```</div><div>        ...</div><div><br></div><div>.LBB0_4:                                # %danger</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        shlq    $47, %rax</div><div>        orq     %rax, %rsp</div><div>        callq   other_function</div><div>        movq    %rsp, %rax</div><div>        sarq    63, %rax                # Sign extend the high bit to all bits.</div><div>```</div><div><br></div><div>This first puts the predicate state into the high bits of `%rsp` before calling</div><div>the function and then reads it back out of high bits of `%rsp` afterward. When</div><div>correctly executing (speculatively or not), these are all no-ops. When</div><div>misspeculating, the stack pointer will end up negative. We arrange for it to</div><div>remain a canonical address, but otherwise leave the low bits alone to allow</div><div>stack adjustments to proceed normally without disrupting this. Within the</div><div>called function, we can extract this predicate state and then reset it on</div><div>return:</div><div>```</div><div>other_function:</div><div>        # prolog</div><div>        callq   other_function</div><div>        movq    %rsp, %rax</div><div>        sarq    63, %rax                # Sign extend the high bit to all bits.</div><div>        # ...</div><div><br></div><div>.LBB0_N:</div><div>        cmovneq %r8, %rax               # Conditionally update predicate state.</div><div>        shlq    $47, %rax</div><div>        orq     %rax, %rsp</div><div>        retq</div><div>```</div><div><br></div><div>This approach is effective when all code is mitigated in this fashion, and can</div><div>even survive very limited reaches into unmitigated code (the state will</div><div>round-trip in and back out of an unmitigated function, it just won't be</div><div>updated). But it does have some limitations. There is a cost to merging the</div><div>state into `%rsp` and it doesn't insulate mitigated code from mis-speculation</div><div>in an unmitigated caller.</div><div><br></div><div><br></div><div>##### Rewrite API of internal functions to directly propagate predicate state</div><div><br></div><div>(Not yet implemented.)</div><div><br></div><div>We have the option with internal functions to directly adjust their API to</div><div>accept the predicate as an argument and return it. This is likely to be</div><div>marginally cheaper than embedding into `%rsp` for entering functions.</div><div><br></div><div><br></div><div>##### Use `lfence` to guard function transitions</div><div><br></div><div>We know that an `lfence` instruction can be used to block speculation</div><div>completely and so we can use this stronger mitigation between functions. We</div><div>emit it in the entry block to handle calls, and prior to each return. This</div><div>approach also has the advantage of providing the strongest degree of mitigation</div><div>when mixed with unmitigated code by halting all mis-speculation entering a</div><div>function which is mitigated, regardless of what occured in the caller.</div><div><br></div><div>However, experimental results indicate that the performance overhead of this</div><div>approach is very high for certain patterns of code. A classic example is any</div><div>form of recursive evaluation engine. The hot, rapid call and return sequences</div><div>exhibit dramatic performance loss when mitigated with `lfence`. This component</div><div>alone can regress performance by 2x or more.</div><div><br></div><div><br></div><div>##### Use an internal TLS location to pass predicate state</div><div><br></div><div>We can define a special thread-local value to hold the predicate state between</div><div>functions. This avoids direct ABI implications by using a side channel between</div><div>callers and callees to communicate the predicate state. It also allows implicit</div><div>zero-initialization of the state, which allows non-checked code to be the first</div><div>code executed.</div><div><br></div><div>However, this requires a load from TLS in the entry block, a store to TLS</div><div>before every call and every ret, and a load from TLS after every call. As a</div><div>consequence it is expected to be substantially more expensive even than using</div><div>`%rsp` and potentially `lfence` within the function entry block.</div><div><br></div><div><br></div><div>##### Define a new ABI and/or calling convention</div><div><br></div><div>We could define a new ABI and/or calling convention to explicitly pass the</div><div>predicate state in and out of functions. This may be interesting if none of the</div><div>alternatives have adequate performance, but it makes deployment and adoption</div><div>dramatically more complex, and potentially infeasible.</div><div><br></div><div><br></div><div>## Alternative Mitigation Strategies</div><div><br></div><div>[Most](<a href="https://lwn.net/Articles/743265/">https://lwn.net/Articles/743265/</a>)</div><div>[discussion](<a href="https://lwn.net/Articles/744287/">https://lwn.net/Articles/744287/</a>) on mitigating variant 1 attacks</div><div>focuses on mitigating specific known attackable components in the Linux kernel</div><div>(or other kernels) by manually rewriting the code to contain an instruction</div><div>sequence that is not vulnerable. For x86 systems this is done by either</div><div>injecting an `lfence` instruction along the code path which would leak data if</div><div>executed speculatively or by rewriting memory accesses to have branch-less</div><div>masking to a known safe region. On Intel systems, `lfence` [will prevent the</div><div>speculative load of secret</div><div>data](<a href="https://newsroom.intel.com/wp-content/uploads/sites/11/2018/01/Intel-Analysis-of-Speculative-Execution-Side-Channels.pdf">https://newsroom.intel.com/wp-content/uploads/sites/11/2018/01/Intel-Analysis-of-Speculative-Execution-Side-Channels.pdf</a>).</div><div>On AMD systems `lfence` is currently a no-op, but can be made</div><div>dispatch-serializing by setting an MSR, and thus preclude mis-speculation of</div><div>the code path ([mitigation G-2 +</div><div>V1-1](<a href="https://developer.amd.com/wp-content/resources/Managing-Speculation-on-AMD-Processors.pdf)">https://developer.amd.com/wp-content/resources/Managing-Speculation-on-AMD-Processors.pdf)</a>).</div><div><br></div><div>However, this relies on finding and enumerating all possible points in code</div><div>which could be attacked to leak information. While in some cases static</div><div>analysis is effective at doing this at scale, in many cases it still relies on</div><div>human judgement to evaluate whether code might be vulnerable. Especially for</div><div>software systems which receive less detailed scrutiny but remain sensitive to</div><div>these attacks, this seems like an impractical security model. We need an</div><div>automatic and systematic mitigation strategy.</div><div><br></div><div><br></div><div>### Automatic `lfence` on Conditional Edges</div><div><br></div><div>A natural way to scale up the existing hand-coded mitigations is simply to</div><div>inject an `lfence` instruction into both the target and fallthrough</div><div>destinations of every conditional branch. This ensures that no predicate or</div><div>bounds check can be bypassed speculatively. However, the performance overhead</div><div>of this approach is, simply put, catastrophic. Yet it remains the only truly</div><div>"secure by default" approach known prior to this effort and serves as the</div><div>baseline for performance.</div><div><br></div><div>One attempt to address the performance overhead of this and make it more</div><div>realistic to deploy is [MSVC's /Qspectre</div><div>switch](<a href="https://blogs.msdn.microsoft.com/vcblog/2018/01/15/spectre-mitigations-in-msvc/">https://blogs.msdn.microsoft.com/vcblog/2018/01/15/spectre-mitigations-in-msvc/</a>).</div><div>Their technique is to use static analysis within the compiler to only insert</div><div>`lfence` instructions into conditional edges at risk of attack. However,</div><div>initial analysis (still under embargo) has shown that this analysis is</div><div>incomplete and only catches a small and limited subset of attackable patterns</div><div>which happen to resemble very closely the initial proofs of concept. As such,</div><div>while its performance is acceptable, it does not appear to be an adequate</div><div>systematic mitigation.</div><div><br></div><div><br></div><div>## Performance Overhead</div><div><br></div><div>The performance overhead of this style of comprehensive mitigation is very</div><div>high. However, it compares very favorably with previously recommended</div><div>approaches such as the `lfence` instruction. Just as users can restrict the</div><div>scope of `lfence` to control its performance impact, this mitigation technique</div><div>could be restricted in scope as well.</div><div><br></div><div>However, it is important to understand what it would cost to get a fully</div><div>mitigated baseline. Here we assume targeting a Haswell (or newer) processor and</div><div>using all of the tricks to improve performance (so leaves the low 2gb</div><div>unprotected and +/- 2gb surrounding any PC in the program). We ran both</div><div>Google's microbenchmark suite and a large highly-tuned server built using</div><div>ThinLTO and PGO. All were built with `-march=haswell` to give access to BMI2</div><div>instructions, and benchmarks were run on large Haswell servers. We collected</div><div>data both with an `lfence`-based mitigation and load hardening as presented</div><div>here. The summary is that mitigating with load hardening is 1.77x faster than</div><div>mitigating with `lfence`, and the overhead of load hardening compared to a</div><div>normal program is likely between a 10% overhead and a 50% overhead with most</div><div>large applications seeing a 30% overhead or less.</div><div><br></div><div>| Benchmark                              | `lfence` | Load Hardening | Mitigated Speedup |</div><div>| -------------------------------------- | -------: | -------------: | ----------------: |</div><div>| Google microbenchmark suite            |   -74.8% |         -36.4% |          **2.5x** |</div><div>| Large server QPS (using ThinLTO & PGO) |   -62%   |         -29%   |          **1.8x** |</div><div><br></div><div>Below is a visualization of the microbenchmark suite results which hels show the</div><div>distribution of results that is somewhat lost in the summary. The y-axis is</div><div>a log-scale speedup ratio of load hardening relative to `lfence` (up -> faster</div><div>-> better). Each box-and-whiskers represents one microbenchmark which may have</div><div>many different metrics measured. The red line marks the median, the box marks</div><div>the first and third quartiles, and the whiskers mark the min and max.</div><div><br></div><div>![Microbenchmark result visualization](speculative_load_hardening_microbenchmarks.png)</div><div><br></div><div>We don't yet have benchmark data on SPEC or the LLVM test suite, but we can work</div><div>on getting that. Still, the above should give a pretty clear characterization of</div><div>the performance, and specific benchmarks are unlikely to reveal especially</div><div>interesting properties.</div><div><br></div><div><br></div><div>### Future Work: Fine Grained Control and API-Integration</div><div><br></div><div>The performance overhead of this technique is likely to be very significant and</div><div>something users wish to control or reduce. There are interesting options here</div><div>that impact the implementation strategy used.</div><div><br></div><div>One particularly appealing option is to allow both opt-in and opt-out of this</div><div>mitigation at reasonably fine granularity such as on a per-function basis,</div><div>including intelligent handling of inlining decisions -- protected code can be</div><div>prevented from inlining into unprotected code, and unprotected code will become</div><div>protected when inlined into protected code. For systems where only a limited set</div><div>of code is reachable by externally controlled inputs, it may be possible to</div><div>limit the scope of mitigation through such mechanisms without compromising the</div><div>application's overall security. The performance impact may also be focused in</div><div>a few key functions that can be hand-mitigated in ways that have lower</div><div>performance overhead while the remainder of the application receives automatic</div><div>protection.</div><div><br></div><div>For both limiting the scope of mitigation or manually mitigating hot functions,</div><div>there needs to be some support for mixing mitigated and unmitigated code without</div><div>completely defeating the mitigation. For the first use case, it would be</div><div>particularly desirable that mitigated code remains safe when being called during</div><div>mis-speculation from unmitigated code.</div><div><br></div><div>For the second use case, it may be important to connect the automatic mitigation</div><div>technique to explicit mitigation APIs such as what is described in</div><div><a href="http://wg21.link/p0928">http://wg21.link/p0928</a> (or any other eventual API) so that there is a clean way</div><div>to switch from automatic to manual mitigation without immediately exposing</div><div>a hole. However, the design for how to do this is hard to come up with until the</div><div>APIs are better established. We will revisit this as those APIs mature.</div></div></div></div>