<div dir="ltr">In <a href="http://reviews.llvm.org/D8713">http://reviews.llvm.org/D8713</a>, I added the 64bit integer store ("std") and load ("ldd") instructions for 32bit sparc. But now I need codegen to know how to emit them, and am not sure the best way to go about teaching the backend that 64bit integers can be used natively, but only for loads and stores.<div><br><div>(I originally wrote an earlier draft of question in the review but it seems like it may be better on the dev list, since it's more what to do next than what was done.)<div><br></div><div>Basically, I'd like it if C code like:<br></div><div><div>  long long x,y;</div><div>  void f() { y = x; }</div><div>Or equivalently, the ll code</div><div><div>  %0 = load i64, i64* @x, align 8</div><div>  store i64 %0, i64* @y, align 8</div></div><div>turned into just "ldd, std" instructions, as it does in GCC, rather than loading and storing the two 32bit halves of the variables separately.</div><div><br></div><div>To allow that, I tried adding:</div><div>  addRegisterClass(MVT::i64, &SP::IntPairRegClass)</div><div>to SparcTargetLowering::SparcTargetLowering in 32bit mode.</div><div><br></div><div>Doing that then makes load/store work. But it causes llvm to try to use i64 operations for *everything*, which of course fails for all other operations, since there's no such instruction pattern for them.</div><div><br></div><div>Okay, so I then try setting all the operations to "Expand" via:</div><div><div>    for (unsigned Op = 0; Op < ISD::BUILTIN_OP_END; ++Op) {</div><div>      setOperationAction(Op, MVT::i64, Expand);</div><div>    }</div></div><div><br></div><div>This does not actually work properly. E.g.<br></div><div><div>  %res = add nsw i64 %0, 3</div></div><div>gives an error:</div><div><div>  LLVM ERROR: Cannot select: 0x43b1df0: i64 = add 0x43b1bd0, 0x43b1ce0 [ORD=3] [ID=15]</div><div>...<br></div></div><div>Which seems odd -- it appears as if it ignored the Expand and just tried to continue onto selection for 64bit add as if it had been legal?<br><br></div><div>And a different example:</div><div>  %res = shl i64 %0, 1</div><div><div>aborts with error:</div><div>  llvm/lib/CodeGen/SelectionDAG/LegalizeDAG.cpp:3988: void {anonymous}::SelectionDAGLegalize::ExpandNode(llvm::SDNode*): Assertion `VT.isVector() && "Unable to legalize non-vector shift"' failed.</div></div><div><br></div><div>So, it seems to me that a whole bunch of other code will need to be added or modified, too, to teach LLVM how to expand i64 to i32 operations for everything other than load/store, if I continue down this path -- despite that it can do so just fine if i64 doesn't have a register class. This seems ugly...</div><div><br></div><div>Is there some other better way to notate the case that ONLY loads/stores can be done on 64bit integers, but that everything else must be done as if 64bit integers didn't exist?</div></div></div></div><div><br></div></div>