<div>Hi Amruth,</div><div><br></div>If you do not specify any optimization flag for 'clang' and do not run 'opt -mem2reg' pass on the generated IR file, it is in non-SSA form. However, many variables stay in memory instead of registers in this case.<div>

<br></div><div>Thanks,</div><div>Jiesheng<br><br><div class="gmail_quote">On Wed, Jun 13, 2012 at 1:17 PM,  <span dir="ltr"><<a href="mailto:amruth.rd@knights.ucf.edu" target="_blank">amruth.rd@knights.ucf.edu</a>></span> wrote:<br>

<blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">


<div><div dir="ltr">
I am experimenting with LLVM optimizer and found that the bit code file <b>clang</b> emits is already in SSA form, but I want to generate it in non-SSA form. Would you let me know if there is any way of doing it? <div><br>

</div><div>Cheera,</div><div>Amruth</div>                                           </div></div>
<br>_______________________________________________<br>
LLVM Developers mailing list<br>
<a href="mailto:LLVMdev@cs.uiuc.edu">LLVMdev@cs.uiuc.edu</a>         <a href="http://llvm.cs.uiuc.edu" target="_blank">http://llvm.cs.uiuc.edu</a><br>
<a href="http://lists.cs.uiuc.edu/mailman/listinfo/llvmdev" target="_blank">http://lists.cs.uiuc.edu/mailman/listinfo/llvmdev</a><br>
<br></blockquote></div><br></div>