<div dir="ltr"><div>But nothing should be using RBP before register allocation, I think. This case only fails because we explicitly used X86::RSP before register allocation.</div><br clear="all"><div><div dir="ltr" class="gmail_signature" data-smartmail="gmail_signature">~Craig</div></div><br></div><br><div class="gmail_quote"><div dir="ltr" class="gmail_attr">On Fri, May 10, 2019 at 2:51 PM Philip Reames <<a href="mailto:listmail@philipreames.com">listmail@philipreames.com</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex">Craig, if we have a base register, you probably need to extend that<br>
check to RBP as well. <br>
<br>
Philip<br>
<br>
On 5/10/19 12:22 PM, Craig Topper via Phabricator wrote:<br>
> craig.topper added a comment.<br>
><br>
> @sammccall, can you try this patch<br>
><br>
>   diff --git a/llvm/lib/Target/X86/X86SpeculativeLoadHardening.cpp b/llvm/lib/Target/X86/X86SpeculativeLoadHardening.cpp<br>
>   index c8b740ca39e..ab8cb5250c9 100644<br>
>   --- a/llvm/lib/Target/X86/X86SpeculativeLoadHardening.cpp<br>
>   +++ b/llvm/lib/Target/X86/X86SpeculativeLoadHardening.cpp<br>
>   @@ -1958,7 +1958,7 @@ void X86SpeculativeLoadHardeningPass::hardenLoadAddr(<br>
>    <br>
>      SmallVector<MachineOperand *, 2> HardenOpRegs;<br>
>    <br>
>   -  if (BaseMO.isFI()) {<br>
>   +  if (BaseMO.isFI() || BaseMO.getReg() == X86::RSP) {<br>
>        // A frame index is never a dynamically controllable load, so only<br>
>        // harden it if we're covering fixed address loads as well.<br>
>        LLVM_DEBUG(<br>
><br>
><br>
> Repository:<br>
>   rL LLVM<br>
><br>
> CHANGES SINCE LAST ACTION<br>
>   <a href="https://reviews.llvm.org/D58632/new/" rel="noreferrer" target="_blank">https://reviews.llvm.org/D58632/new/</a><br>
><br>
> <a href="https://reviews.llvm.org/D58632" rel="noreferrer" target="_blank">https://reviews.llvm.org/D58632</a><br>
><br>
><br>
><br>
</blockquote></div>