<div dir="ltr">Thanks. Maybe I should apply the same fix for the second test.</div><div class="gmail_extra"><br><div class="gmail_quote">On Mon, Feb 26, 2018 at 9:44 PM, Adam Nemet <span dir="ltr"><<a href="mailto:anemet@apple.com" target="_blank">anemet@apple.com</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex"><div style="word-wrap:break-word;line-break:after-white-space">Hopefully fixed in r326169.<div><div class="h5"><br><div><br><blockquote type="cite"><div>On Feb 26, 2018, at 8:05 PM, Adam Nemet via llvm-commits <<a href="mailto:llvm-commits@lists.llvm.org" target="_blank">llvm-commits@lists.llvm.org</a>> wrote:</div><br class="m_5359460873345603648Apple-interchange-newline"><div><div style="word-wrap:break-word;line-break:after-white-space">Hi Evgeny,<div><br></div><div>This is still failing after your commit:</div><div><br></div><div><a href="http://lab.llvm.org:8080/green/job/clang-stage1-cmake-RA-incremental/46796/#showFailuresLink" target="_blank">http://lab.llvm.org:8080/<wbr>green/job/clang-stage1-cmake-<wbr>RA-incremental/46796/#<wbr>showFailuresLink</a></div><div><br></div><div>Adam<br><div><br><blockquote type="cite"><div>On Feb 26, 2018, at 5:33 PM, Evgeny Stupachenko via llvm-commits <<a href="mailto:llvm-commits@lists.llvm.org" target="_blank">llvm-commits@lists.llvm.org</a>> wrote:</div><br class="m_5359460873345603648Apple-interchange-newline"><div><div>Author: evstupac<br>Date: Mon Feb 26 17:33:11 2018<br>New Revision: 326158<br><br>URL: <a href="http://llvm.org/viewvc/llvm-project?rev=326158&view=rev" target="_blank">http://llvm.org/viewvc/llvm-<wbr>project?rev=326158&view=rev</a><br>Log:<br>Fix r326154 buildbots test fail<br><br>Summary:<br><br>Add specific mtriples to tests added in r326154.<br><br>From: Evgeny Stupachenko <<a href="mailto:evstupac@gmail.com" target="_blank">evstupac@gmail.com</a>><br>                         <<a href="mailto:evgeny.v.stupachenko@intel.com" target="_blank">evgen<wbr>y.v.stupachenko@intel.com</a>><br><br>Added:<br>    llvm/trunk/test/Transforms/<wbr>LoopVectorize/AArch64/pr36032.<wbr>ll<br>      - copied, changed from r326154, llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr36032.ll<br>    llvm/trunk/test/Transforms/<wbr>LoopVectorize/X86/pr35432.ll<br>      - copied, changed from r326154, llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr35432.ll<br>Removed:<br>    llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr35432.ll<br>    llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr36032.ll<br><br>Copied: llvm/trunk/test/Transforms/<wbr>LoopVectorize/AArch64/pr36032.<wbr>ll (from r326154, llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr36032.ll)<br>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/Transforms/LoopVectorize/AArch64/pr36032.ll?p2=llvm/trunk/test/Transforms/LoopVectorize/AArch64/pr36032.ll&p1=llvm/trunk/test/Transforms/LoopVectorize/pr36032.ll&r1=326154&r2=326158&rev=326158&view=diff" target="_blank">http://llvm.org/viewvc/llvm-<wbr>project/llvm/trunk/test/<wbr>Transforms/LoopVectorize/<wbr>AArch64/pr36032.ll?p2=llvm/<wbr>trunk/test/Transforms/<wbr>LoopVectorize/AArch64/pr36032.<wbr>ll&p1=llvm/trunk/test/<wbr>Transforms/LoopVectorize/<wbr>pr36032.ll&r1=326154&r2=<wbr>326158&rev=326158&view=diff</a><br>==============================<wbr>==============================<wbr>==================<br>--- llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr36032.ll (original)<br>+++ llvm/trunk/test/Transforms/<wbr>LoopVectorize/AArch64/pr36032.<wbr>ll Mon Feb 26 17:33:11 2018<br>@@ -1,10 +1,9 @@<br> ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py<br>-; RUN: opt -loop-vectorize -S < %s | FileCheck %s<br>+; RUN: opt -loop-vectorize -S -mtriple=aarch64-unknown-<wbr>linux-gnu < %s | FileCheck %s<br><br> ; The test checks that there is no assert caused by issue described in PR36032<br><br> target datalayout = "e-m:e-i8:8:32-i16:16:32-i64:<wbr>64-i128:128-n32:64-S128"<br>-target triple = "aarch64--"<br><br> %struct.anon = type { i8 }<br><br><br>Copied: llvm/trunk/test/Transforms/<wbr>LoopVectorize/X86/pr35432.ll (from r326154, llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr35432.ll)<br>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/Transforms/LoopVectorize/X86/pr35432.ll?p2=llvm/trunk/test/Transforms/LoopVectorize/X86/pr35432.ll&p1=llvm/trunk/test/Transforms/LoopVectorize/pr35432.ll&r1=326154&r2=326158&rev=326158&view=diff" target="_blank">http://llvm.org/viewvc/llvm-<wbr>project/llvm/trunk/test/<wbr>Transforms/LoopVectorize/X86/<wbr>pr35432.ll?p2=llvm/trunk/test/<wbr>Transforms/LoopVectorize/X86/<wbr>pr35432.ll&p1=llvm/trunk/test/<wbr>Transforms/LoopVectorize/<wbr>pr35432.ll&r1=326154&r2=<wbr>326158&rev=326158&view=diff</a><br>==============================<wbr>==============================<wbr>==================<br>--- llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr35432.ll (original)<br>+++ llvm/trunk/test/Transforms/<wbr>LoopVectorize/X86/pr35432.ll Mon Feb 26 17:33:11 2018<br>@@ -1,5 +1,5 @@<br> ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py<br>-; RUN: opt -loop-vectorize -S < %s | FileCheck %s<br>+; RUN: opt -loop-vectorize -mtriple=x86_64-unknown-linux-<wbr>gnu -S < %s | FileCheck %s<br><br> ; The test checks that there is no assert caused by issue described in PR35432<br><br><br>Removed: llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr35432.ll<br>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/Transforms/LoopVectorize/pr35432.ll?rev=326157&view=auto" target="_blank">http://llvm.org/viewvc/llvm-<wbr>project/llvm/trunk/test/<wbr>Transforms/LoopVectorize/<wbr>pr35432.ll?rev=326157&view=<wbr>auto</a><br>==============================<wbr>==============================<wbr>==================<br>--- llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr35432.ll (original)<br>+++ llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr35432.ll (removed)<br>@@ -1,213 +0,0 @@<br>-; NOTE: Assertions have been autogenerated by utils/update_test_checks.py<br>-; RUN: opt -loop-vectorize -S < %s | FileCheck %s<br>-<br>-; The test checks that there is no assert caused by issue described in PR35432<br>-<br>-target datalayout = "e-m:e-i64:64-f80:128-n8:16:<wbr>32:64-S128"<br>-target triple = "x86_64-unknown-linux-gnu"<br>-<br>-@a = common local_unnamed_addr global [192 x [192 x i32]] zeroinitializer, align 16<br>-<br>-; Function Attrs: nounwind uwtable<br>-define i32 @main() local_unnamed_addr #0 {<br>-; CHECK-LABEL: @main(<br>-; CHECK-NEXT:  entry:<br>-; CHECK-NEXT:    [[I:%.*]] = alloca i32, align 4<br>-; CHECK-NEXT:    [[S:%.*]] = alloca i16, align 2<br>-; CHECK-NEXT:    [[TMP0:%.*]] = bitcast i32* [[I]] to i8*<br>-; CHECK-NEXT:    call void @llvm.lifetime.start.p0i8(i64 4, i8* nonnull [[TMP0]])<br>-; CHECK-NEXT:    store i32 0, i32* [[I]], align 4<br>-; CHECK-NEXT:    [[TMP1:%.*]] = bitcast i16* [[S]] to i8*<br>-; CHECK-NEXT:    call void @llvm.lifetime.start.p0i8(i64 2, i8* nonnull [[TMP1]])<br>-; CHECK-NEXT:    [[CALL:%.*]] = call i32 (i32*, ...) bitcast (i32 (...)* @goo to i32 (i32*, ...)*)(i32* nonnull [[I]])<br>-; CHECK-NEXT:    [[TMP2:%.*]] = load i32, i32* [[I]], align 4<br>-; CHECK-NEXT:    [[STOREMERGE6:%.*]] = trunc i32 [[TMP2]] to i16<br>-; CHECK-NEXT:    store i16 [[STOREMERGE6]], i16* [[S]], align 2<br>-; CHECK-NEXT:    [[CONV17:%.*]] = and i32 [[TMP2]], 65472<br>-; CHECK-NEXT:    [[CMP8:%.*]] = icmp eq i32 [[CONV17]], 0<br>-; CHECK-NEXT:    br i1 [[CMP8]], label [[FOR_BODY_LR_PH:%.*]], label [[FOR_END12:%.*]]<br>-; CHECK:       <a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a>:<br>-; CHECK-NEXT:    [[TMP3:%.*]] = sub i32 -1, [[TMP2]]<br>-; CHECK-NEXT:    br label [[FOR_BODY:%.*]]<br>-; CHECK:       for.body:<br>-; CHECK-NEXT:    [[STOREMERGE_IN9:%.*]] = phi i32 [ [[TMP2]], [[FOR_BODY_LR_PH]] ], [ [[ADD:%.*]], [[FOR_INC9:%.*]] ]<br>-; CHECK-NEXT:    [[CONV52:%.*]] = and i32 [[STOREMERGE_IN9]], 255<br>-; CHECK-NEXT:    [[CMP63:%.*]] = icmp ult i32 [[TMP2]], [[CONV52]]<br>-; CHECK-NEXT:    br i1 [[CMP63]], label [[FOR_BODY8_LR_PH:%.*]], label [[FOR_INC9]]<br>-; CHECK:       <a href="http://for.body8.lr.ph/" target="_blank">for.body8.lr.ph</a>:<br>-; CHECK-NEXT:    [[CONV3:%.*]] = trunc i32 [[STOREMERGE_IN9]] to i8<br>-; CHECK-NEXT:    [[DOTPROMOTED:%.*]] = load i32, i32* getelementptr inbounds ([192 x [192 x i32]], [192 x [192 x i32]]* @a, i64 0, i64 0, i64 0), align 16<br>-; CHECK-NEXT:    [[TMP4:%.*]] = add i8 [[CONV3]], -1<br>-; CHECK-NEXT:    [[TMP5:%.*]] = zext i8 [[TMP4]] to i32<br>-; CHECK-NEXT:    [[TMP6:%.*]] = sub i32 -1, [[TMP5]]<br>-; CHECK-NEXT:    [[TMP7:%.*]] = icmp ugt i32 [[TMP6]], [[TMP3]]<br>-; CHECK-NEXT:    [[UMAX:%.*]] = select i1 [[TMP7]], i32 [[TMP6]], i32 [[TMP3]]<br>-; CHECK-NEXT:    [[TMP8:%.*]] = add i32 [[UMAX]], 2<br>-; CHECK-NEXT:    [[TMP9:%.*]] = add i32 [[TMP8]], [[TMP5]]<br>-; CHECK-NEXT:    [[MIN_ITERS_CHECK:%.*]] = icmp ult i32 [[TMP9]], 8<br>-; CHECK-NEXT:    br i1 [[MIN_ITERS_CHECK]], label [[SCALAR_PH:%.*]], label [[VECTOR_SCEVCHECK:%.*]]<br>-; CHECK:       vector.scevcheck:<br>-; CHECK-NEXT:    [[TMP10:%.*]] = add i8 [[CONV3]], -1<br>-; CHECK-NEXT:    [[TMP11:%.*]] = zext i8 [[TMP10]] to i32<br>-; CHECK-NEXT:    [[TMP12:%.*]] = sub i32 -1, [[TMP11]]<br>-; CHECK-NEXT:    [[TMP13:%.*]] = icmp ugt i32 [[TMP12]], [[TMP3]]<br>-; CHECK-NEXT:    [[UMAX1:%.*]] = select i1 [[TMP13]], i32 [[TMP12]], i32 [[TMP3]]<br>-; CHECK-NEXT:    [[TMP14:%.*]] = add i32 [[UMAX1]], 1<br>-; CHECK-NEXT:    [[TMP15:%.*]] = add i32 [[TMP14]], [[TMP11]]<br>-; CHECK-NEXT:    [[TMP16:%.*]] = trunc i32 [[TMP15]] to i8<br>-; CHECK-NEXT:    [[MUL:%.*]] = call { i8, i1 } @llvm.umul.with.overflow.i8(i8 1, i8 [[TMP16]])<br>-; CHECK-NEXT:    [[MUL_RESULT:%.*]] = extractvalue { i8, i1 } [[MUL]], 0<br>-; CHECK-NEXT:    [[MUL_OVERFLOW:%.*]] = extractvalue { i8, i1 } [[MUL]], 1<br>-; CHECK-NEXT:    [[TMP17:%.*]] = add i8 [[TMP10]], [[MUL_RESULT]]<br>-; CHECK-NEXT:    [[TMP18:%.*]] = sub i8 [[TMP10]], [[MUL_RESULT]]<br>-; CHECK-NEXT:    [[TMP19:%.*]] = icmp ugt i8 [[TMP18]], [[TMP10]]<br>-; CHECK-NEXT:    [[TMP20:%.*]] = icmp ult i8 [[TMP17]], [[TMP10]]<br>-; CHECK-NEXT:    [[TMP21:%.*]] = select i1 true, i1 [[TMP19]], i1 [[TMP20]]<br>-; CHECK-NEXT:    [[TMP22:%.*]] = icmp ugt i32 [[TMP15]], 255<br>-; CHECK-NEXT:    [[TMP23:%.*]] = or i1 [[TMP21]], [[TMP22]]<br>-; CHECK-NEXT:    [[TMP24:%.*]] = or i1 [[TMP23]], [[MUL_OVERFLOW]]<br>-; CHECK-NEXT:    [[TMP25:%.*]] = or i1 false, [[TMP24]]<br>-; CHECK-NEXT:    br i1 [[TMP25]], label [[SCALAR_PH]], label [[VECTOR_PH:%.*]]<br>-; CHECK:       <a href="http://vector.ph/" target="_blank">vector.ph</a>:<br>-; CHECK-NEXT:    [[N_MOD_VF:%.*]] = urem i32 [[TMP9]], 8<br>-; CHECK-NEXT:    [[N_VEC:%.*]] = sub i32 [[TMP9]], [[N_MOD_VF]]<br>-; CHECK-NEXT:    [[CAST_CRD:%.*]] = trunc i32 [[N_VEC]] to i8<br>-; CHECK-NEXT:    [[IND_END:%.*]] = sub i8 [[CONV3]], [[CAST_CRD]]<br>-; CHECK-NEXT:    [[TMP26:%.*]] = insertelement <4 x i32> zeroinitializer, i32 [[DOTPROMOTED]], i32 0<br>-; CHECK-NEXT:    br label [[VECTOR_BODY:%.*]]<br>-; CHECK:       vector.body:<br>-; CHECK-NEXT:    [[INDEX:%.*]] = phi i32 [ 0, [[VECTOR_PH]] ], [ [[INDEX_NEXT:%.*]], [[VECTOR_BODY]] ]<br>-; CHECK-NEXT:    [[VEC_PHI:%.*]] = phi <4 x i32> [ [[TMP26]], [[VECTOR_PH]] ], [ [[TMP30:%.*]], [[VECTOR_BODY]] ]<br>-; CHECK-NEXT:    [[VEC_PHI2:%.*]] = phi <4 x i32> [ zeroinitializer, [[VECTOR_PH]] ], [ [[TMP31:%.*]], [[VECTOR_BODY]] ]<br>-; CHECK-NEXT:    [[TMP27:%.*]] = trunc i32 [[INDEX]] to i8<br>-; CHECK-NEXT:    [[OFFSET_IDX:%.*]] = sub i8 [[CONV3]], [[TMP27]]<br>-; CHECK-NEXT:    [[BROADCAST_SPLATINSERT:%.*<wbr>]] = insertelement <4 x i8> undef, i8 [[OFFSET_IDX]], i32 0<br>-; CHECK-NEXT:    [[BROADCAST_SPLAT:%.*]] = shufflevector <4 x i8> [[BROADCAST_SPLATINSERT]], <4 x i8> undef, <4 x i32> zeroinitializer<br>-; CHECK-NEXT:    [[INDUCTION:%.*]] = add <4 x i8> [[BROADCAST_SPLAT]], <i8 0, i8 -1, i8 -2, i8 -3><br>-; CHECK-NEXT:    [[INDUCTION3:%.*]] = add <4 x i8> [[BROADCAST_SPLAT]], <i8 -4, i8 -5, i8 -6, i8 -7><br>-; CHECK-NEXT:    [[TMP28:%.*]] = add i8 [[OFFSET_IDX]], 0<br>-; CHECK-NEXT:    [[TMP29:%.*]] = add i8 [[OFFSET_IDX]], -4<br>-; CHECK-NEXT:    [[TMP30]] = add <4 x i32> [[VEC_PHI]], <i32 1, i32 1, i32 1, i32 1><br>-; CHECK-NEXT:    [[TMP31]] = add <4 x i32> [[VEC_PHI2]], <i32 1, i32 1, i32 1, i32 1><br>-; CHECK-NEXT:    [[TMP32:%.*]] = add i8 [[TMP28]], -1<br>-; CHECK-NEXT:    [[TMP33:%.*]] = add i8 [[TMP29]], -1<br>-; CHECK-NEXT:    [[TMP34:%.*]] = zext i8 [[TMP32]] to i32<br>-; CHECK-NEXT:    [[TMP35:%.*]] = zext i8 [[TMP33]] to i32<br>-; CHECK-NEXT:    [[INDEX_NEXT]] = add i32 [[INDEX]], 8<br>-; CHECK-NEXT:    [[TMP36:%.*]] = icmp eq i32 [[INDEX_NEXT]], [[N_VEC]]<br>-; CHECK-NEXT:    br i1 [[TMP36]], label [[MIDDLE_BLOCK:%.*]], label [[VECTOR_BODY]], !llvm.loop !0<br>-; CHECK:       middle.block:<br>-; CHECK-NEXT:    [[BIN_RDX:%.*]] = add <4 x i32> [[TMP31]], [[TMP30]]<br>-; CHECK-NEXT:    [[RDX_SHUF:%.*]] = shufflevector <4 x i32> [[BIN_RDX]], <4 x i32> undef, <4 x i32> <i32 2, i32 3, i32 undef, i32 undef><br>-; CHECK-NEXT:    [[BIN_RDX4:%.*]] = add <4 x i32> [[BIN_RDX]], [[RDX_SHUF]]<br>-; CHECK-NEXT:    [[RDX_SHUF5:%.*]] = shufflevector <4 x i32> [[BIN_RDX4]], <4 x i32> undef, <4 x i32> <i32 1, i32 undef, i32 undef, i32 undef><br>-; CHECK-NEXT:    [[BIN_RDX6:%.*]] = add <4 x i32> [[BIN_RDX4]], [[RDX_SHUF5]]<br>-; CHECK-NEXT:    [[TMP37:%.*]] = extractelement <4 x i32> [[BIN_RDX6]], i32 0<br>-; CHECK-NEXT:    [[CMP_N:%.*]] = icmp eq i32 [[TMP9]], [[N_VEC]]<br>-; CHECK-NEXT:    br i1 [[CMP_N]], label [[FOR_COND4_FOR_INC9_CRIT_<wbr>EDGE:%.*]], label [[SCALAR_PH]]<br>-; CHECK:       <a href="http://scalar.ph/" target="_blank">scalar.ph</a>:<br>-; CHECK-NEXT:    [[BC_RESUME_VAL:%.*]] = phi i8 [ [[IND_END]], [[MIDDLE_BLOCK]] ], [ [[CONV3]], [[FOR_BODY8_LR_PH]] ], [ [[CONV3]], [[VECTOR_SCEVCHECK]] ]<br>-; CHECK-NEXT:    [[BC_MERGE_RDX:%.*]] = phi i32 [ [[DOTPROMOTED]], [[FOR_BODY8_LR_PH]] ], [ [[DOTPROMOTED]], [[VECTOR_SCEVCHECK]] ], [ [[TMP37]], [[MIDDLE_BLOCK]] ]<br>-; CHECK-NEXT:    br label [[FOR_BODY8:%.*]]<br>-; CHECK:       for.body8:<br>-; CHECK-NEXT:    [[INC5:%.*]] = phi i32 [ [[BC_MERGE_RDX]], [[SCALAR_PH]] ], [ [[INC:%.*]], [[FOR_BODY8]] ]<br>-; CHECK-NEXT:    [[C_04:%.*]] = phi i8 [ [[BC_RESUME_VAL]], [[SCALAR_PH]] ], [ [[DEC:%.*]], [[FOR_BODY8]] ]<br>-; CHECK-NEXT:    [[INC]] = add i32 [[INC5]], 1<br>-; CHECK-NEXT:    [[DEC]] = add i8 [[C_04]], -1<br>-; CHECK-NEXT:    [[CONV5:%.*]] = zext i8 [[DEC]] to i32<br>-; CHECK-NEXT:    [[CMP6:%.*]] = icmp ult i32 [[TMP2]], [[CONV5]]<br>-; CHECK-NEXT:    br i1 [[CMP6]], label [[FOR_BODY8]], label [[FOR_COND4_FOR_INC9_CRIT_<wbr>EDGE]], !llvm.loop !2<br>-; CHECK:       for.cond4.for.inc9_crit_<wbr>edge:<br>-; CHECK-NEXT:    [[INC_LCSSA:%.*]] = phi i32 [ [[INC]], [[FOR_BODY8]] ], [ [[TMP37]], [[MIDDLE_BLOCK]] ]<br>-; CHECK-NEXT:    store i32 [[INC_LCSSA]], i32* getelementptr inbounds ([192 x [192 x i32]], [192 x [192 x i32]]* @a, i64 0, i64 0, i64 0), align 16<br>-; CHECK-NEXT:    br label [[FOR_INC9]]<br>-; CHECK:       for.inc9:<br>-; CHECK-NEXT:    [[CONV10:%.*]] = and i32 [[STOREMERGE_IN9]], 65535<br>-; CHECK-NEXT:    [[ADD]] = add nuw nsw i32 [[CONV10]], 1<br>-; CHECK-NEXT:    [[CONV1:%.*]] = and i32 [[ADD]], 65472<br>-; CHECK-NEXT:    [[CMP:%.*]] = icmp eq i32 [[CONV1]], 0<br>-; CHECK-NEXT:    br i1 [[CMP]], label [[FOR_BODY]], label [[FOR_COND_FOR_END12_CRIT_<wbr>EDGE:%.*]]<br>-; CHECK:       for.cond.for.end12_crit_<wbr>edge:<br>-; CHECK-NEXT:    [[ADD_LCSSA:%.*]] = phi i32 [ [[ADD]], [[FOR_INC9]] ]<br>-; CHECK-NEXT:    [[STOREMERGE:%.*]] = trunc i32 [[ADD_LCSSA]] to i16<br>-; CHECK-NEXT:    store i16 [[STOREMERGE]], i16* [[S]], align 2<br>-; CHECK-NEXT:    br label [[FOR_END12]]<br>-; CHECK:       for.end12:<br>-; CHECK-NEXT:    [[CALL13:%.*]] = call i32 (i16*, ...) bitcast (i32 (...)* @foo to i32 (i16*, ...)*)(i16* nonnull [[S]])<br>-; CHECK-NEXT:    call void @llvm.lifetime.end.p0i8(i64 2, i8* nonnull [[TMP1]])<br>-; CHECK-NEXT:    call void @llvm.lifetime.end.p0i8(i64 4, i8* nonnull [[TMP0]])<br>-; CHECK-NEXT:    ret i32 0<br>-;<br>-entry:<br>-  %i = alloca i32, align 4<br>-  %s = alloca i16, align 2<br>-  %0 = bitcast i32* %i to i8*<br>-  call void @llvm.lifetime.start.p0i8(i64 4, i8* nonnull %0) #3<br>-  store i32 0, i32* %i, align 4<br>-  %1 = bitcast i16* %s to i8*<br>-  call void @llvm.lifetime.start.p0i8(i64 2, i8* nonnull %1) #3<br>-  %call = call i32 (i32*, ...) bitcast (i32 (...)* @goo to i32 (i32*, ...)*)(i32* nonnull %i) #3<br>-  %2 = load i32, i32* %i, align 4<br>-  %storemerge6 = trunc i32 %2 to i16<br>-  store i16 %storemerge6, i16* %s, align 2<br>-  %conv17 = and i32 %2, 65472<br>-  %cmp8 = icmp eq i32 %conv17, 0<br>-  br i1 %cmp8, label %<a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a>, label %for.end12<br>-<br>-<a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a>:                               <wbr>    ; preds = %entry<br>-  br label %for.body<br>-<br>-for.body:                               <wbr>          ; preds = %<a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a>, %for.inc9<br>-  %storemerge.in9 = phi i32 [ %2, %<a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a> ], [ %add, %for.inc9 ]<br>-  %conv52 = and i32 %storemerge.in9, 255<br>-  %cmp63 = icmp ult i32 %2, %conv52<br>-  br i1 %cmp63, label %<a href="http://for.body8.lr.ph/" target="_blank">for.body8.lr.ph</a>, label %for.inc9<br>-<br>-<a href="http://for.body8.lr.ph/" target="_blank">for.body8.lr.ph</a>:                               <wbr>   ; preds = %for.body<br>-  %conv3 = trunc i32 %storemerge.in9 to i8<br>-  %.promoted = load i32, i32* getelementptr inbounds ([192 x [192 x i32]], [192 x [192 x i32]]* @a, i64 0, i64 0, i64 0), align 16<br>-  br label %for.body8<br>-<br>-for.body8:                               <wbr>         ; preds = %<a href="http://for.body8.lr.ph/" target="_blank">for.body8.lr.ph</a>, %for.body8<br>-  %inc5 = phi i32 [ %.promoted, %<a href="http://for.body8.lr.ph/" target="_blank">for.body8.lr.ph</a> ], [ %inc, %for.body8 ]<br>-  %c.04 = phi i8 [ %conv3, %<a href="http://for.body8.lr.ph/" target="_blank">for.body8.lr.ph</a> ], [ %dec, %for.body8 ]<br>-  %inc = add i32 %inc5, 1<br>-  %dec = add i8 %c.04, -1<br>-  %conv5 = zext i8 %dec to i32<br>-  %cmp6 = icmp ult i32 %2, %conv5<br>-  br i1 %cmp6, label %for.body8, label %for.cond4.for.inc9_crit_edge<br>-<br>-for.cond4.for.inc9_crit_edge:                     ; preds = %for.body8<br>-  %inc.lcssa = phi i32 [ %inc, %for.body8 ]<br>-  store i32 %inc.lcssa, i32* getelementptr inbounds ([192 x [192 x i32]], [192 x [192 x i32]]* @a, i64 0, i64 0, i64 0), align 16<br>-  br label %for.inc9<br>-<br>-for.inc9:                               <wbr>          ; preds = %for.cond4.for.inc9_crit_edge, %for.body<br>-  %conv10 = and i32 %storemerge.in9, 65535<br>-  %add = add nuw nsw i32 %conv10, 1<br>-  %conv1 = and i32 %add, 65472<br>-  %cmp = icmp eq i32 %conv1, 0<br>-  br i1 %cmp, label %for.body, label %for.cond.for.end12_crit_edge<br>-<br>-for.cond.for.end12_crit_edge:                     ; preds = %for.inc9<br>-  %add.lcssa = phi i32 [ %add, %for.inc9 ]<br>-  %storemerge = trunc i32 %add.lcssa to i16<br>-  store i16 %storemerge, i16* %s, align 2<br>-  br label %for.end12<br>-<br>-for.end12:                               <wbr>         ; preds = %for.cond.for.end12_crit_edge, %entry<br>-  %call13 = call i32 (i16*, ...) bitcast (i32 (...)* @foo to i32 (i16*, ...)*)(i16* nonnull %s) #3<br>-  call void @llvm.lifetime.end.p0i8(i64 2, i8* nonnull %1) #3<br>-  call void @llvm.lifetime.end.p0i8(i64 4, i8* nonnull %0) #3<br>-  ret i32 0<br>-}<br>-<br>-; Function Attrs: argmemonly nounwind<br>-declare void @llvm.lifetime.start.p0i8(i64, i8* nocapture) #1<br>-<br>-declare i32 @goo(...) local_unnamed_addr #2<br>-<br>-declare i32 @foo(...) local_unnamed_addr #2<br>-<br>-; Function Attrs: argmemonly nounwind<br>-declare void @llvm.lifetime.end.p0i8(i64, i8* nocapture) #1<br><br>Removed: llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr36032.ll<br>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/Transforms/LoopVectorize/pr36032.ll?rev=326157&view=auto" target="_blank">http://llvm.org/viewvc/llvm-<wbr>project/llvm/trunk/test/<wbr>Transforms/LoopVectorize/<wbr>pr36032.ll?rev=326157&view=<wbr>auto</a><br>==============================<wbr>==============================<wbr>==================<br>--- llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr36032.ll (original)<br>+++ llvm/trunk/test/Transforms/<wbr>LoopVectorize/pr36032.ll (removed)<br>@@ -1,154 +0,0 @@<br>-; NOTE: Assertions have been autogenerated by utils/update_test_checks.py<br>-; RUN: opt -loop-vectorize -S < %s | FileCheck %s<br>-<br>-; The test checks that there is no assert caused by issue described in PR36032<br>-<br>-target datalayout = "e-m:e-i8:8:32-i16:16:32-i64:<wbr>64-i128:128-n32:64-S128"<br>-target triple = "aarch64--"<br>-<br>-%struct.anon = type { i8 }<br>-<br>-@c = local_unnamed_addr global [6 x i8] zeroinitializer, align 1<br>-@b = internal global %struct.anon zeroinitializer, align 1<br>-<br>-; Function Attrs: noreturn nounwind<br>-define void @_Z1dv() local_unnamed_addr #0 {<br>-; CHECK-LABEL: @_Z1dv(<br>-; CHECK-NEXT:  entry:<br>-; CHECK-NEXT:    [[CALL:%.*]] = tail call i8* @"_ZN3$_01aEv"(%struct.anon* nonnull @b)<br>-; CHECK-NEXT:    [[SCEVGEP1:%.*]] = getelementptr i8, i8* [[CALL]], i64 4<br>-; CHECK-NEXT:    br label [[FOR_COND:%.*]]<br>-; CHECK:       for.cond:<br>-; CHECK-NEXT:    [[F_0:%.*]] = phi i32 [ 0, [[ENTRY:%.*]] ], [ [[ADD5:%.*]], [[FOR_COND_CLEANUP:%.*]] ]<br>-; CHECK-NEXT:    [[G_0:%.*]] = phi i32 [ undef, [[ENTRY]] ], [ [[G_1_LCSSA:%.*]], [[FOR_COND_CLEANUP]] ]<br>-; CHECK-NEXT:    [[CMP12:%.*]] = icmp ult i32 [[G_0]], 4<br>-; CHECK-NEXT:    [[CONV:%.*]] = and i32 [[F_0]], 65535<br>-; CHECK-NEXT:    br i1 [[CMP12]], label [[FOR_BODY_LR_PH:%.*]], label [[FOR_COND_CLEANUP]]<br>-; CHECK:       <a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a>:<br>-; CHECK-NEXT:    [[TMP0:%.*]] = zext i32 [[G_0]] to i64<br>-; CHECK-NEXT:    [[TMP1:%.*]] = sub i64 4, [[TMP0]]<br>-; CHECK-NEXT:    [[MIN_ITERS_CHECK:%.*]] = icmp ult i64 [[TMP1]], 4<br>-; CHECK-NEXT:    br i1 [[MIN_ITERS_CHECK]], label [[SCALAR_PH:%.*]], label [[VECTOR_SCEVCHECK:%.*]]<br>-; CHECK:       vector.scevcheck:<br>-; CHECK-NEXT:    [[TMP2:%.*]] = sub i64 3, [[TMP0]]<br>-; CHECK-NEXT:    [[TMP3:%.*]] = add i32 [[G_0]], [[CONV]]<br>-; CHECK-NEXT:    [[TMP4:%.*]] = trunc i64 [[TMP2]] to i32<br>-; CHECK-NEXT:    [[MUL:%.*]] = call { i32, i1 } @llvm.umul.with.overflow.i32(<wbr>i32 1, i32 [[TMP4]])<br>-; CHECK-NEXT:    [[MUL_RESULT:%.*]] = extractvalue { i32, i1 } [[MUL]], 0<br>-; CHECK-NEXT:    [[MUL_OVERFLOW:%.*]] = extractvalue { i32, i1 } [[MUL]], 1<br>-; CHECK-NEXT:    [[TMP5:%.*]] = add i32 [[TMP3]], [[MUL_RESULT]]<br>-; CHECK-NEXT:    [[TMP6:%.*]] = sub i32 [[TMP3]], [[MUL_RESULT]]<br>-; CHECK-NEXT:    [[TMP7:%.*]] = icmp ugt i32 [[TMP6]], [[TMP3]]<br>-; CHECK-NEXT:    [[TMP8:%.*]] = icmp ult i32 [[TMP5]], [[TMP3]]<br>-; CHECK-NEXT:    [[TMP9:%.*]] = select i1 false, i1 [[TMP7]], i1 [[TMP8]]<br>-; CHECK-NEXT:    [[TMP10:%.*]] = icmp ugt i64 [[TMP2]], 4294967295<br>-; CHECK-NEXT:    [[TMP11:%.*]] = or i1 [[TMP9]], [[TMP10]]<br>-; CHECK-NEXT:    [[TMP12:%.*]] = or i1 [[TMP11]], [[MUL_OVERFLOW]]<br>-; CHECK-NEXT:    [[TMP13:%.*]] = or i1 false, [[TMP12]]<br>-; CHECK-NEXT:    br i1 [[TMP13]], label [[SCALAR_PH]], label [[VECTOR_MEMCHECK:%.*]]<br>-; CHECK:       vector.memcheck:<br>-; CHECK-NEXT:    [[SCEVGEP:%.*]] = getelementptr i8, i8* [[CALL]], i64 [[TMP0]]<br>-; CHECK-NEXT:    [[TMP14:%.*]] = add i32 [[G_0]], [[CONV]]<br>-; CHECK-NEXT:    [[TMP15:%.*]] = zext i32 [[TMP14]] to i64<br>-; CHECK-NEXT:    [[SCEVGEP2:%.*]] = getelementptr [6 x i8], [6 x i8]* @c, i64 0, i64 [[TMP15]]<br>-; CHECK-NEXT:    [[TMP16:%.*]] = sub i64 [[TMP15]], [[TMP0]]<br>-; CHECK-NEXT:    [[SCEVGEP3:%.*]] = getelementptr i8, i8* getelementptr inbounds ([6 x i8], [6 x i8]* @c, i64 0, i64 4), i64 [[TMP16]]<br>-; CHECK-NEXT:    [[BOUND0:%.*]] = icmp ult i8* [[SCEVGEP]], [[SCEVGEP3]]<br>-; CHECK-NEXT:    [[BOUND1:%.*]] = icmp ult i8* [[SCEVGEP2]], [[SCEVGEP1]]<br>-; CHECK-NEXT:    [[FOUND_CONFLICT:%.*]] = and i1 [[BOUND0]], [[BOUND1]]<br>-; CHECK-NEXT:    [[MEMCHECK_CONFLICT:%.*]] = and i1 [[FOUND_CONFLICT]], true<br>-; CHECK-NEXT:    br i1 [[MEMCHECK_CONFLICT]], label [[SCALAR_PH]], label [[VECTOR_PH:%.*]]<br>-; CHECK:       <a href="http://vector.ph/" target="_blank">vector.ph</a>:<br>-; CHECK-NEXT:    [[N_MOD_VF:%.*]] = urem i64 [[TMP1]], 4<br>-; CHECK-NEXT:    [[N_VEC:%.*]] = sub i64 [[TMP1]], [[N_MOD_VF]]<br>-; CHECK-NEXT:    [[IND_END:%.*]] = add i64 [[TMP0]], [[N_VEC]]<br>-; CHECK-NEXT:    br label [[VECTOR_BODY:%.*]]<br>-; CHECK:       vector.body:<br>-; CHECK-NEXT:    [[INDEX:%.*]] = phi i64 [ 0, [[VECTOR_PH]] ], [ [[INDEX_NEXT:%.*]], [[VECTOR_BODY]] ]<br>-; CHECK-NEXT:    [[OFFSET_IDX:%.*]] = add i64 [[TMP0]], [[INDEX]]<br>-; CHECK-NEXT:    [[BROADCAST_SPLATINSERT:%.*<wbr>]] = insertelement <4 x i64> undef, i64 [[OFFSET_IDX]], i32 0<br>-; CHECK-NEXT:    [[BROADCAST_SPLAT:%.*]] = shufflevector <4 x i64> [[BROADCAST_SPLATINSERT]], <4 x i64> undef, <4 x i32> zeroinitializer<br>-; CHECK-NEXT:    [[INDUCTION:%.*]] = add <4 x i64> [[BROADCAST_SPLAT]], <i64 0, i64 1, i64 2, i64 3><br>-; CHECK-NEXT:    [[TMP17:%.*]] = add i64 [[OFFSET_IDX]], 0<br>-; CHECK-NEXT:    [[OFFSET_IDX4:%.*]] = add i64 [[TMP0]], [[INDEX]]<br>-; CHECK-NEXT:    [[TMP18:%.*]] = trunc i64 [[OFFSET_IDX4]] to i32<br>-; CHECK-NEXT:    [[BROADCAST_SPLATINSERT5:%.<wbr>*]] = insertelement <4 x i32> undef, i32 [[TMP18]], i32 0<br>-; CHECK-NEXT:    [[BROADCAST_SPLAT6:%.*]] = shufflevector <4 x i32> [[BROADCAST_SPLATINSERT5]], <4 x i32> undef, <4 x i32> zeroinitializer<br>-; CHECK-NEXT:    [[INDUCTION7:%.*]] = add <4 x i32> [[BROADCAST_SPLAT6]], <i32 0, i32 1, i32 2, i32 3><br>-; CHECK-NEXT:    [[TMP19:%.*]] = add i32 [[TMP18]], 0<br>-; CHECK-NEXT:    [[TMP20:%.*]] = add i32 [[CONV]], [[TMP19]]<br>-; CHECK-NEXT:    [[TMP21:%.*]] = zext i32 [[TMP20]] to i64<br>-; CHECK-NEXT:    [[TMP22:%.*]] = getelementptr inbounds [6 x i8], [6 x i8]* @c, i64 0, i64 [[TMP21]]<br>-; CHECK-NEXT:    [[TMP23:%.*]] = getelementptr i8, i8* [[TMP22]], i32 0<br>-; CHECK-NEXT:    [[TMP24:%.*]] = bitcast i8* [[TMP23]] to <4 x i8>*<br>-; CHECK-NEXT:    [[WIDE_LOAD:%.*]] = load <4 x i8>, <4 x i8>* [[TMP24]], align 1, !alias.scope !0<br>-; CHECK-NEXT:    [[TMP25:%.*]] = getelementptr inbounds i8, i8* [[CALL]], i64 [[TMP17]]<br>-; CHECK-NEXT:    [[TMP26:%.*]] = getelementptr i8, i8* [[TMP25]], i32 0<br>-; CHECK-NEXT:    [[TMP27:%.*]] = bitcast i8* [[TMP26]] to <4 x i8>*<br>-; CHECK-NEXT:    store <4 x i8> [[WIDE_LOAD]], <4 x i8>* [[TMP27]], align 1, !alias.scope !3, !noalias !0<br>-; CHECK-NEXT:    [[INDEX_NEXT]] = add i64 [[INDEX]], 4<br>-; CHECK-NEXT:    [[TMP28:%.*]] = icmp eq i64 [[INDEX_NEXT]], [[N_VEC]]<br>-; CHECK-NEXT:    br i1 [[TMP28]], label [[MIDDLE_BLOCK:%.*]], label [[VECTOR_BODY]], !llvm.loop !5<br>-; CHECK:       middle.block:<br>-; CHECK-NEXT:    [[CMP_N:%.*]] = icmp eq i64 [[TMP1]], [[N_VEC]]<br>-; CHECK-NEXT:    br i1 [[CMP_N]], label [[FOR_COND_CLEANUP_LOOPEXIT:%.<wbr>*]], label [[SCALAR_PH]]<br>-; CHECK:       <a href="http://scalar.ph/" target="_blank">scalar.ph</a>:<br>-; CHECK-NEXT:    [[BC_RESUME_VAL:%.*]] = phi i64 [ [[IND_END]], [[MIDDLE_BLOCK]] ], [ [[TMP0]], [[FOR_BODY_LR_PH]] ], [ [[TMP0]], [[VECTOR_SCEVCHECK]] ], [ [[TMP0]], [[VECTOR_MEMCHECK]] ]<br>-; CHECK-NEXT:    br label [[FOR_BODY:%.*]]<br>-; CHECK:       for.cond.cleanup.<wbr>loopexit:<br>-; CHECK-NEXT:    br label [[FOR_COND_CLEANUP]]<br>-; CHECK:       for.cond.cleanup:<br>-; CHECK-NEXT:    [[G_1_LCSSA]] = phi i32 [ [[G_0]], [[FOR_COND]] ], [ 4, [[FOR_COND_CLEANUP_LOOPEXIT]] ]<br>-; CHECK-NEXT:    [[ADD5]] = add nuw nsw i32 [[CONV]], 4<br>-; CHECK-NEXT:    br label [[FOR_COND]]<br>-; CHECK:       for.body:<br>-; CHECK-NEXT:    [[INDVARS_IV:%.*]] = phi i64 [ [[BC_RESUME_VAL]], [[SCALAR_PH]] ], [ [[INDVARS_IV_NEXT:%.*]], [[FOR_BODY]] ]<br>-; CHECK-NEXT:    [[TMP29:%.*]] = trunc i64 [[INDVARS_IV]] to i32<br>-; CHECK-NEXT:    [[ADD:%.*]] = add i32 [[CONV]], [[TMP29]]<br>-; CHECK-NEXT:    [[IDXPROM:%.*]] = zext i32 [[ADD]] to i64<br>-; CHECK-NEXT:    [[ARRAYIDX:%.*]] = getelementptr inbounds [6 x i8], [6 x i8]* @c, i64 0, i64 [[IDXPROM]]<br>-; CHECK-NEXT:    [[TMP30:%.*]] = load i8, i8* [[ARRAYIDX]], align 1<br>-; CHECK-NEXT:    [[ARRAYIDX3:%.*]] = getelementptr inbounds i8, i8* [[CALL]], i64 [[INDVARS_IV]]<br>-; CHECK-NEXT:    store i8 [[TMP30]], i8* [[ARRAYIDX3]], align 1<br>-; CHECK-NEXT:    [[INDVARS_IV_NEXT]] = add nuw nsw i64 [[INDVARS_IV]], 1<br>-; CHECK-NEXT:    [[EXITCOND:%.*]] = icmp eq i64 [[INDVARS_IV_NEXT]], 4<br>-; CHECK-NEXT:    br i1 [[EXITCOND]], label [[FOR_COND_CLEANUP_LOOPEXIT]], label [[FOR_BODY]], !llvm.loop !7<br>-;<br>-entry:<br>-  %call = tail call i8* @"_ZN3$_01aEv"(%struct.anon* nonnull @b) #2<br>-  br label %for.cond<br>-<br>-for.cond:                               <wbr>          ; preds = %for.cond.cleanup, %entry<br>-  %f.0 = phi i32 [ 0, %entry ], [ %add5, %for.cond.cleanup ]<br>-  %g.0 = phi i32 [ undef, %entry ], [ %g.1.lcssa, %for.cond.cleanup ]<br>-  %cmp12 = icmp ult i32 %g.0, 4<br>-  %conv = and i32 %f.0, 65535<br>-  br i1 %cmp12, label %<a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a>, label %for.cond.cleanup<br>-<br>-<a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a>:                               <wbr>    ; preds = %for.cond<br>-  %0 = zext i32 %g.0 to i64<br>-  br label %for.body<br>-<br>-for.cond.cleanup.loopexit:                        ; preds = %for.body<br>-  br label %for.cond.cleanup<br>-<br>-for.cond.cleanup:                               <wbr>  ; preds = %for.cond.cleanup.loopexit, %for.cond<br>-  %g.1.lcssa = phi i32 [ %g.0, %for.cond ], [ 4, %for.cond.cleanup.loopexit ]<br>-  %add5 = add nuw nsw i32 %conv, 4<br>-  br label %for.cond<br>-<br>-for.body:                               <wbr>          ; preds = %for.body, %<a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a><br>-  %indvars.iv = phi i64 [ %0, %<a href="http://for.body.lr.ph/" target="_blank">for.body.lr.ph</a> ], [ %indvars.iv.next, %for.body ]<br>-  %1 = trunc i64 %indvars.iv to i32<br>-  %add = add i32 %conv, %1<br>-  %idxprom = zext i32 %add to i64<br>-  %arrayidx = getelementptr inbounds [6 x i8], [6 x i8]* @c, i64 0, i64 %idxprom<br>-  %2 = load i8, i8* %arrayidx, align 1<br>-  %arrayidx3 = getelementptr inbounds i8, i8* %call, i64 %indvars.iv<br>-  store i8 %2, i8* %arrayidx3, align 1<br>-  %indvars.iv.next = add nuw nsw i64 %indvars.iv, 1<br>-  %exitcond = icmp eq i64 %indvars.iv.next, 4<br>-  br i1 %exitcond, label %for.cond.cleanup.loopexit, label %for.body<br>-}<br>-<br>-declare i8* @"_ZN3$_01aEv"(%struct.anon*) local_unnamed_addr #1<br><br><br>______________________________<wbr>_________________<br>llvm-commits mailing list<br><a href="mailto:llvm-commits@lists.llvm.org" target="_blank">llvm-commits@lists.llvm.org</a><br><a href="http://lists.llvm.org/cgi-bin/mailman/listinfo/llvm-commits" target="_blank">http://lists.llvm.org/cgi-bin/<wbr>mailman/listinfo/llvm-commits</a><br></div></div></blockquote></div><br></div></div>______________________________<wbr>_________________<br>llvm-commits mailing list<br><a href="mailto:llvm-commits@lists.llvm.org" target="_blank">llvm-commits@lists.llvm.org</a><br><a href="http://lists.llvm.org/cgi-bin/mailman/listinfo/llvm-commits" target="_blank">http://lists.llvm.org/cgi-bin/<wbr>mailman/listinfo/llvm-commits</a><br></div></blockquote></div><br></div></div></div></blockquote></div><br></div>