<html xmlns:v="urn:schemas-microsoft-com:vml" xmlns:o="urn:schemas-microsoft-com:office:office" xmlns:w="urn:schemas-microsoft-com:office:word" xmlns:m="http://schemas.microsoft.com/office/2004/12/omml" xmlns="http://www.w3.org/TR/REC-html40">
<head>
<meta http-equiv="Content-Type" content="text/html; charset=utf-8">
<meta name="Generator" content="Microsoft Word 15 (filtered medium)">
<style><!--
/* Font Definitions */
@font-face
        {font-family:"Cambria Math";
        panose-1:2 4 5 3 5 4 6 3 2 4;}
@font-face
        {font-family:Calibri;
        panose-1:2 15 5 2 2 2 4 3 2 4;}
/* Style Definitions */
p.MsoNormal, li.MsoNormal, div.MsoNormal
        {margin:0cm;
        margin-bottom:.0001pt;
        font-size:12.0pt;
        font-family:"Times New Roman",serif;}
a:link, span.MsoHyperlink
        {mso-style-priority:99;
        color:blue;
        text-decoration:underline;}
a:visited, span.MsoHyperlinkFollowed
        {mso-style-priority:99;
        color:purple;
        text-decoration:underline;}
span.EmailStyle17
        {mso-style-type:personal-reply;
        font-family:"Calibri",sans-serif;
        color:#1F497D;}
.MsoChpDefault
        {mso-style-type:export-only;
        font-size:10.0pt;
        font-family:"Calibri",sans-serif;}
@page WordSection1
        {size:612.0pt 792.0pt;
        margin:72.0pt 90.0pt 72.0pt 90.0pt;}
div.WordSection1
        {page:WordSection1;}
--></style><!--[if gte mso 9]><xml>
<o:shapedefaults v:ext="edit" spidmax="1026" />
</xml><![endif]--><!--[if gte mso 9]><xml>
<o:shapelayout v:ext="edit">
<o:idmap v:ext="edit" data="1" />
</o:shapelayout></xml><![endif]-->
</head>
<body lang="EN-US" link="blue" vlink="purple">
<div class="WordSection1">
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D">Sure - will do.<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D">About this specific one, commit r310782 caused PR34175 (<a href="https://bugs.llvm.org/show_bug.cgi?id=34175">https://bugs.llvm.org/show_bug.cgi?id=34175</a>
 ):<o:p></o:p></span></p>
<p class="MsoNormal" style="text-indent:36.0pt"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D">test-suite/.../cjpeg & consumer-jpeg fail compilation (when compiled with "-O3 -march=broadwell") with the assertion:<o:p></o:p></span></p>
<p class="MsoNormal" style="margin-left:36.0pt"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D">Assertion failed: (Num < NumOperands && "Invalid child # of SDNode!"), function getOperand, file /Users/spatel/myllvm/llvm/include/llvm/CodeGen/SelectionDAGNodes.h,
 line 831.<o:p></o:p></span></p>
<p class="MsoNormal" style="margin-left:36.0pt"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal" style="margin-left:36.0pt"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D">More details including a reduced reproducer (by Sanjay Patel) can be found at
<a href="https://bugs.llvm.org/show_bug.cgi?id=34175">https://bugs.llvm.org/show_bug.cgi?id=34175</a>.<o:p></o:p></span></p>
<p class="MsoNormal" style="margin-left:36.0pt"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D">Patch review reopened at:
<a href="https://reviews.llvm.org/D35788">https://reviews.llvm.org/D35788</a> (IIUC, the current patch already contains a fix by Jatin).<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D">Thanks, Elad<o:p></o:p></span></p>
<p class="MsoNormal"><a name="_MailEndCompose"><span style="font-size:11.0pt;font-family:"Calibri",sans-serif;color:#1F497D"><o:p> </o:p></span></a></p>
<p class="MsoNormal"><b><span style="font-size:11.0pt;font-family:"Calibri",sans-serif">From:</span></b><span style="font-size:11.0pt;font-family:"Calibri",sans-serif"> Chandler Carruth [mailto:chandlerc@gmail.com]
<br>
<b>Sent:</b> Thursday, August 17, 2017 00:17<br>
<b>To:</b> Cohen, Elad2 <elad2.cohen@intel.com>; llvm-commits@lists.llvm.org<br>
<b>Subject:</b> Re: [llvm] r310822 - Revert "[DAGCombiner] Extending pattern detection for vector shuffle (REAPPLIED)"<o:p></o:p></span></p>
<p class="MsoNormal"><o:p> </o:p></p>
<div>
<p class="MsoNormal">On Mon, Aug 14, 2017 at 2:06 AM Elad Cohen via llvm-commits <<a href="mailto:llvm-commits@lists.llvm.org">llvm-commits@lists.llvm.org</a>> wrote:<o:p></o:p></p>
</div>
<blockquote style="border:none;border-left:solid #CCCCCC 1.0pt;padding:0cm 0cm 0cm 6.0pt;margin-left:4.8pt;margin-top:5.0pt;margin-right:0cm;margin-bottom:5.0pt">
<p class="MsoNormal">Author: eladcohen<br>
Date: Mon Aug 14 02:06:00 2017<br>
New Revision: 310822<br>
<br>
URL: <a href="http://llvm.org/viewvc/llvm-project?rev=310822&view=rev" target="_blank">
http://llvm.org/viewvc/llvm-project?rev=310822&view=rev</a><br>
Log:<br>
Revert "[DAGCombiner] Extending pattern detection for vector shuffle (REAPPLIED)"<br>
<br>
This reverts commit r310782.<o:p></o:p></p>
</blockquote>
<div>
<p class="MsoNormal"><o:p> </o:p></p>
</div>
<div>
<p class="MsoNormal">Please always explain *why* you are reverting something. And please provide a summary in addition to a link to a PR or other source of details so that folks skimming the list have that information immediately available.<o:p></o:p></p>
</div>
<div>
<p class="MsoNormal"> <o:p></o:p></p>
</div>
<p class="MsoNormal"><br>
Modified:<br>
    llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp<br>
    llvm/trunk/test/CodeGen/X86/shuffle-vs-trunc-512.ll<br>
    llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v16.ll<br>
    llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v8.ll<br>
    llvm/trunk/test/CodeGen/X86/x86-interleaved-access.ll<br>
<br>
Modified: llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp<br>
URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp?rev=310822&r1=310821&r2=310822&view=diff" target="_blank">
http://llvm.org/viewvc/llvm-project/llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp?rev=310822&r1=310821&r2=310822&view=diff</a><br>
==============================================================================<br>
--- llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp (original)<br>
+++ llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp Mon Aug 14 02:06:00 2017<br>
@@ -14186,18 +14186,10 @@ SDValue DAGCombiner::createBuildVecShuff<br>
   EVT InVT1 = VecIn1.getValueType();<br>
   EVT InVT2 = VecIn2.getNode() ? VecIn2.getValueType() : InVT1;<br>
<br>
-  unsigned Vec2Offset = 0;<br>
+  unsigned Vec2Offset = InVT1.getVectorNumElements();<br>
   unsigned NumElems = VT.getVectorNumElements();<br>
   unsigned ShuffleNumElems = NumElems;<br>
<br>
-  // In case both the input vectors are extracted from same base<br>
-  // vector we do not need extra addend (Vec2Offset) while<br>
-  // computing shuffle mask.<br>
-  if (!VecIn2 || !(VecIn1.getOpcode() == ISD::EXTRACT_SUBVECTOR) ||<br>
-      !(VecIn2.getOpcode() == ISD::EXTRACT_SUBVECTOR) ||<br>
-      !(VecIn1.getOperand(0) == VecIn2.getOperand(0)))<br>
-    Vec2Offset = InVT1.getVectorNumElements();<br>
-<br>
   // We can't generate a shuffle node with mismatched input and output types.<br>
   // Try to make the types match the type of the output.<br>
   if (InVT1 != VT || InVT2 != VT) {<br>
@@ -14344,6 +14336,7 @@ SDValue DAGCombiner::reduceBuildVecToShu<br>
     if (Op.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||<br>
         !isa<ConstantSDNode>(Op.getOperand(1)))<br>
       return SDValue();<br>
+<br>
     SDValue ExtractedFromVec = Op.getOperand(0);<br>
<br>
     // All inputs must have the same element type as the output.<br>
@@ -14366,44 +14359,6 @@ SDValue DAGCombiner::reduceBuildVecToShu<br>
   if (VecIn.size() < 2)<br>
     return SDValue();<br>
<br>
-  // If all the Operands of BUILD_VECTOR extract from same<br>
-  // vector, then split the vector efficiently based on the maximum<br>
-  // vector access index and adjust the VectorMask and<br>
-  // VecIn accordingly.<br>
-  if (VecIn.size() == 2) {<br>
-    unsigned MaxIndex = 0;<br>
-    unsigned NearestPow2 = 0;<br>
-    SDValue Vec = VecIn.back();<br>
-    EVT InVT = Vec.getValueType();<br>
-    MVT IdxTy = TLI.getVectorIdxTy(DAG.getDataLayout());<br>
-    SmallVector<unsigned, 8> IndexVec(NumElems, 0);<br>
-<br>
-    for (unsigned i = 0; i < NumElems; i++) {<br>
-      if (VectorMask[i] <= 0)<br>
-        continue;<br>
-      unsigned Index = N->getOperand(i).getConstantOperandVal(1);<br>
-      IndexVec[i] = Index;<br>
-      MaxIndex = std::max(MaxIndex, Index);<br>
-    }<br>
-<br>
-    NearestPow2 = PowerOf2Ceil(MaxIndex);<br>
-    if (InVT.isSimple() && (NearestPow2 > 2) && ((NumElems * 2) < NearestPow2)) {<br>
-      unsigned SplitSize = NearestPow2 / 2;<br>
-      EVT SplitVT = EVT::getVectorVT(*DAG.getContext(),<br>
-                                     InVT.getVectorElementType(), SplitSize);<br>
-      SDValue VecIn2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, Vec,<br>
-                                   DAG.getConstant(SplitSize, DL, IdxTy));<br>
-      SDValue VecIn1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, Vec,<br>
-                                   DAG.getConstant(0, DL, IdxTy));<br>
-      VecIn.pop_back();<br>
-      VecIn.push_back(VecIn1);<br>
-      VecIn.push_back(VecIn2);<br>
-<br>
-      for (unsigned i = 0; i < NumElems; i++)<br>
-        VectorMask[i] = (IndexVec[i] < SplitSize) ? 1 : 2;<br>
-    }<br>
-  }<br>
-<br>
   // TODO: We want to sort the vectors by descending length, so that adjacent<br>
   // pairs have similar length, and the longer vector is always first in the<br>
   // pair.<br>
<br>
Modified: llvm/trunk/test/CodeGen/X86/shuffle-vs-trunc-512.ll<br>
URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/shuffle-vs-trunc-512.ll?rev=310822&r1=310821&r2=310822&view=diff" target="_blank">
http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/shuffle-vs-trunc-512.ll?rev=310822&r1=310821&r2=310822&view=diff</a><br>
==============================================================================<br>
--- llvm/trunk/test/CodeGen/X86/shuffle-vs-trunc-512.ll (original)<br>
+++ llvm/trunk/test/CodeGen/X86/shuffle-vs-trunc-512.ll Mon Aug 14 02:06:00 2017<br>
@@ -311,33 +311,81 @@ define <16 x i8> @trunc_shuffle_v64i8_01<br>
 ;<br>
 ; AVX512BW-LABEL: trunc_shuffle_v64i8_01_05_09_13_17_21_25_29_33_37_41_45_49_53_57_62:<br>
 ; AVX512BW:       # BB#0:<br>
-; AVX512BW-NEXT:    vextracti128 $1, %ymm0, %xmm1<br>
-; AVX512BW-NEXT:    vmovdqa {{.*#+}} xmm2 = <1,5,9,13,u,u,u,u,u,u,u,u,u,u,u,u><br>
-; AVX512BW-NEXT:    vpshufb %xmm2, %xmm1, %xmm1<br>
-; AVX512BW-NEXT:    vpshufb %xmm2, %xmm0, %xmm2<br>
-; AVX512BW-NEXT:    vpunpckldq {{.*#+}} xmm1 = xmm2[0],xmm1[0],xmm2[1],xmm1[1]<br>
-; AVX512BW-NEXT:    vextracti64x4 $1, %zmm0, %ymm0<br>
-; AVX512BW-NEXT:    vextracti128 $1, %ymm0, %xmm2<br>
-; AVX512BW-NEXT:    vpshufb {{.*#+}} xmm2 = xmm2[u,u,u,u,1,5,9,14,u,u,u,u,u,u,u,u]<br>
-; AVX512BW-NEXT:    vpshufb {{.*#+}} xmm0 = xmm0[u,u,u,u,1,5,9,13,u,u,u,u,u,u,u,u]<br>
-; AVX512BW-NEXT:    vpunpckldq {{.*#+}} xmm0 = xmm0[0],xmm2[0],xmm0[1],xmm2[1]<br>
-; AVX512BW-NEXT:    vpblendd {{.*#+}} xmm0 = xmm1[0,1],xmm0[2,3]<br>
+; AVX512BW-NEXT:    vpextrb $5, %xmm0, %eax<br>
+; AVX512BW-NEXT:    vpextrb $1, %xmm0, %ecx<br>
+; AVX512BW-NEXT:    vmovd %ecx, %xmm1<br>
+; AVX512BW-NEXT:    vpinsrb $1, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $9, %xmm0, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $2, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $13, %xmm0, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $3, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vextracti32x4 $1, %zmm0, %xmm2<br>
+; AVX512BW-NEXT:    vpextrb $1, %xmm2, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $4, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $5, %xmm2, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $5, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $9, %xmm2, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $6, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $13, %xmm2, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $7, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vextracti32x4 $2, %zmm0, %xmm2<br>
+; AVX512BW-NEXT:    vpextrb $1, %xmm2, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $8, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $5, %xmm2, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $9, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $9, %xmm2, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $10, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $13, %xmm2, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $11, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vextracti32x4 $3, %zmm0, %xmm0<br>
+; AVX512BW-NEXT:    vpextrb $1, %xmm0, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $12, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $5, %xmm0, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $13, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $9, %xmm0, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $14, %eax, %xmm1, %xmm1<br>
+; AVX512BW-NEXT:    vpextrb $14, %xmm0, %eax<br>
+; AVX512BW-NEXT:    vpinsrb $15, %eax, %xmm1, %xmm0<br>
 ; AVX512BW-NEXT:    vzeroupper<br>
 ; AVX512BW-NEXT:    retq<br>
 ;<br>
 ; AVX512BWVL-LABEL: trunc_shuffle_v64i8_01_05_09_13_17_21_25_29_33_37_41_45_49_53_57_62:<br>
 ; AVX512BWVL:       # BB#0:<br>
-; AVX512BWVL-NEXT:    vextracti128 $1, %ymm0, %xmm1<br>
-; AVX512BWVL-NEXT:    vmovdqa {{.*#+}} xmm2 = <1,5,9,13,u,u,u,u,u,u,u,u,u,u,u,u><br>
-; AVX512BWVL-NEXT:    vpshufb %xmm2, %xmm1, %xmm1<br>
-; AVX512BWVL-NEXT:    vpshufb %xmm2, %xmm0, %xmm2<br>
-; AVX512BWVL-NEXT:    vpunpckldq {{.*#+}} xmm1 = xmm2[0],xmm1[0],xmm2[1],xmm1[1]<br>
-; AVX512BWVL-NEXT:    vextracti64x4 $1, %zmm0, %ymm0<br>
-; AVX512BWVL-NEXT:    vextracti128 $1, %ymm0, %xmm2<br>
-; AVX512BWVL-NEXT:    vpshufb {{.*#+}} xmm2 = xmm2[u,u,u,u,1,5,9,14,u,u,u,u,u,u,u,u]<br>
-; AVX512BWVL-NEXT:    vpshufb {{.*#+}} xmm0 = xmm0[u,u,u,u,1,5,9,13,u,u,u,u,u,u,u,u]<br>
-; AVX512BWVL-NEXT:    vpunpckldq {{.*#+}} xmm0 = xmm0[0],xmm2[0],xmm0[1],xmm2[1]<br>
-; AVX512BWVL-NEXT:    vpblendd {{.*#+}} xmm0 = xmm1[0,1],xmm0[2,3]<br>
+; AVX512BWVL-NEXT:    vpextrb $5, %xmm0, %eax<br>
+; AVX512BWVL-NEXT:    vpextrb $1, %xmm0, %ecx<br>
+; AVX512BWVL-NEXT:    vmovd %ecx, %xmm1<br>
+; AVX512BWVL-NEXT:    vpinsrb $1, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $9, %xmm0, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $2, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $13, %xmm0, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $3, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vextracti32x4 $1, %zmm0, %xmm2<br>
+; AVX512BWVL-NEXT:    vpextrb $1, %xmm2, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $4, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $5, %xmm2, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $5, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $9, %xmm2, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $6, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $13, %xmm2, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $7, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vextracti32x4 $2, %zmm0, %xmm2<br>
+; AVX512BWVL-NEXT:    vpextrb $1, %xmm2, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $8, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $5, %xmm2, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $9, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $9, %xmm2, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $10, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $13, %xmm2, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $11, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vextracti32x4 $3, %zmm0, %xmm0<br>
+; AVX512BWVL-NEXT:    vpextrb $1, %xmm0, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $12, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $5, %xmm0, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $13, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $9, %xmm0, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $14, %eax, %xmm1, %xmm1<br>
+; AVX512BWVL-NEXT:    vpextrb $14, %xmm0, %eax<br>
+; AVX512BWVL-NEXT:    vpinsrb $15, %eax, %xmm1, %xmm0<br>
 ; AVX512BWVL-NEXT:    vzeroupper<br>
 ; AVX512BWVL-NEXT:    retq<br>
   %res = shufflevector <64 x i8> %x, <64 x i8> %x, <16 x i32> <i32 1, i32 5, i32 9, i32 13, i32 17, i32 21, i32 25, i32 29, i32 33, i32 37, i32 41, i32 45, i32 49, i32 53, i32 57, i32 62><br>
<br>
Modified: llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v16.ll<br>
URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v16.ll?rev=310822&r1=310821&r2=310822&view=diff" target="_blank">
http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v16.ll?rev=310822&r1=310821&r2=310822&view=diff</a><br>
==============================================================================<br>
--- llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v16.ll (original)<br>
+++ llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v16.ll Mon Aug 14 02:06:00 2017<br>
@@ -286,10 +286,13 @@ define <8 x i32> @test_v16i32_1_3_5_7_9_<br>
 define <4 x i32> @test_v16i32_0_1_2_12 (<16 x i32> %v) {<br>
 ; ALL-LABEL: test_v16i32_0_1_2_12:<br>
 ; ALL:       # BB#0:<br>
-; ALL-NEXT:    vextracti32x8 $1, %zmm0, %ymm1<br>
-; ALL-NEXT:    vextracti128 $1, %ymm1, %xmm1<br>
-; ALL-NEXT:    vpbroadcastd %xmm1, %xmm1<br>
-; ALL-NEXT:    vpblendd {{.*#+}} xmm0 = xmm0[0,1,2],xmm1[3]<br>
+; ALL-NEXT:    vpextrd $1, %xmm0, %eax<br>
+; ALL-NEXT:    vpinsrd $1, %eax, %xmm0, %xmm1<br>
+; ALL-NEXT:    vpextrd $2, %xmm0, %eax<br>
+; ALL-NEXT:    vpinsrd $2, %eax, %xmm1, %xmm1<br>
+; ALL-NEXT:    vextracti32x4 $3, %zmm0, %xmm0<br>
+; ALL-NEXT:    vmovd %xmm0, %eax<br>
+; ALL-NEXT:    vpinsrd $3, %eax, %xmm1, %xmm0<br>
 ; ALL-NEXT:    vzeroupper<br>
 ; ALL-NEXT:    retq<br>
   %res = shufflevector <16 x i32> %v, <16 x i32> undef, <4 x i32> <i32 0, i32 1, i32 2, i32 12><br>
<br>
Modified: llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v8.ll<br>
URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v8.ll?rev=310822&r1=310821&r2=310822&view=diff" target="_blank">
http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v8.ll?rev=310822&r1=310821&r2=310822&view=diff</a><br>
==============================================================================<br>
--- llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v8.ll (original)<br>
+++ llvm/trunk/test/CodeGen/X86/vector-shuffle-512-v8.ll Mon Aug 14 02:06:00 2017<br>
@@ -2726,17 +2726,20 @@ define <4 x i64> @test_v8i64_1257 (<8 x<br>
 define <2 x i64> @test_v8i64_2_5 (<8 x i64> %v) {<br>
 ; AVX512F-LABEL: test_v8i64_2_5:<br>
 ; AVX512F:       # BB#0:<br>
-; AVX512F-NEXT:    vextracti64x4 $1, %zmm0, %ymm1<br>
-; AVX512F-NEXT:    vextracti128 $1, %ymm0, %xmm0<br>
+; AVX512F-NEXT:    vextracti32x4 $2, %zmm0, %xmm1<br>
+; AVX512F-NEXT:    vextracti32x4 $1, %zmm0, %xmm0<br>
 ; AVX512F-NEXT:    vpblendd {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,3]<br>
 ; AVX512F-NEXT:    vzeroupper<br>
 ; AVX512F-NEXT:    retq<br>
 ;<br>
 ; AVX512F-32-LABEL: test_v8i64_2_5:<br>
 ; AVX512F-32:       # BB#0:<br>
-; AVX512F-32-NEXT:    vextracti64x4 $1, %zmm0, %ymm1<br>
-; AVX512F-32-NEXT:    vextracti128 $1, %ymm0, %xmm0<br>
-; AVX512F-32-NEXT:    vpblendd {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,3]<br>
+; AVX512F-32-NEXT:    vextracti32x4 $1, %zmm0, %xmm1<br>
+; AVX512F-32-NEXT:    vextracti32x4 $2, %zmm0, %xmm0<br>
+; AVX512F-32-NEXT:    vpextrd $2, %xmm0, %eax<br>
+; AVX512F-32-NEXT:    vpinsrd $2, %eax, %xmm1, %xmm1<br>
+; AVX512F-32-NEXT:    vpextrd $3, %xmm0, %eax<br>
+; AVX512F-32-NEXT:    vpinsrd $3, %eax, %xmm1, %xmm0<br>
 ; AVX512F-32-NEXT:    vzeroupper<br>
 ; AVX512F-32-NEXT:    retl<br>
   %res = shufflevector <8 x i64> %v, <8 x i64> undef, <2 x i32> <i32 2, i32 5><br>
<br>
Modified: llvm/trunk/test/CodeGen/X86/x86-interleaved-access.ll<br>
URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/x86-interleaved-access.ll?rev=310822&r1=310821&r2=310822&view=diff" target="_blank">
http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/x86-interleaved-access.ll?rev=310822&r1=310821&r2=310822&view=diff</a><br>
==============================================================================<br>
--- llvm/trunk/test/CodeGen/X86/x86-interleaved-access.ll (original)<br>
+++ llvm/trunk/test/CodeGen/X86/x86-interleaved-access.ll Mon Aug 14 02:06:00 2017<br>
@@ -567,37 +567,37 @@ define <16 x i1> @interleaved_load_vf16_<br>
 ; AVX2-NEXT:    vpermq {{.*#+}} ymm2 = ymm2[0,2,2,3]<br>
 ; AVX2-NEXT:    vpshufb %xmm4, %xmm2, %xmm2<br>
 ; AVX2-NEXT:    vpunpcklqdq {{.*#+}} xmm2 = xmm2[0],xmm3[0]<br>
-; AVX2-NEXT:    vmovdqa {{.*#+}} xmm3 = <u,u,u,u,1,5,9,13,u,u,u,u,u,u,u,u><br>
-; AVX2-NEXT:    vextracti128 $1, %ymm1, %xmm4<br>
-; AVX2-NEXT:    vpshufb %xmm3, %xmm4, %xmm5<br>
-; AVX2-NEXT:    vpshufb %xmm3, %xmm1, %xmm3<br>
-; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm3 = xmm3[0],xmm5[0],xmm3[1],xmm5[1]<br>
-; AVX2-NEXT:    vmovdqa {{.*#+}} xmm5 = <1,5,9,13,u,u,u,u,u,u,u,u,u,u,u,u><br>
-; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm6<br>
-; AVX2-NEXT:    vpshufb %xmm5, %xmm6, %xmm7<br>
-; AVX2-NEXT:    vpshufb %xmm5, %xmm0, %xmm5<br>
-; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm5 = xmm5[0],xmm7[0],xmm5[1],xmm7[1]<br>
-; AVX2-NEXT:    vpblendd {{.*#+}} xmm3 = xmm5[0,1],xmm3[2,3]<br>
-; AVX2-NEXT:    vpcmpeqb %xmm3, %xmm2, %xmm2<br>
-; AVX2-NEXT:    vmovdqa {{.*#+}} xmm3 = <u,u,u,u,2,6,10,14,u,u,u,u,u,u,u,u><br>
-; AVX2-NEXT:    vpshufb %xmm3, %xmm4, %xmm5<br>
-; AVX2-NEXT:    vpshufb %xmm3, %xmm1, %xmm3<br>
-; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm3 = xmm3[0],xmm5[0],xmm3[1],xmm5[1]<br>
-; AVX2-NEXT:    vmovdqa {{.*#+}} xmm5 = <2,6,10,14,u,u,u,u,u,u,u,u,u,u,u,u><br>
-; AVX2-NEXT:    vpshufb %xmm5, %xmm6, %xmm7<br>
-; AVX2-NEXT:    vpshufb %xmm5, %xmm0, %xmm5<br>
-; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm5 = xmm5[0],xmm7[0],xmm5[1],xmm7[1]<br>
-; AVX2-NEXT:    vpblendd {{.*#+}} xmm3 = xmm5[0,1],xmm3[2,3]<br>
-; AVX2-NEXT:    vmovdqa {{.*#+}} xmm5 = <u,u,u,u,3,7,11,15,u,u,u,u,u,u,u,u><br>
-; AVX2-NEXT:    vpshufb %xmm5, %xmm4, %xmm4<br>
-; AVX2-NEXT:    vpshufb %xmm5, %xmm1, %xmm1<br>
-; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm1 = xmm1[0],xmm4[0],xmm1[1],xmm4[1]<br>
-; AVX2-NEXT:    vmovdqa {{.*#+}} xmm4 = <3,7,11,15,u,u,u,u,u,u,u,u,u,u,u,u><br>
-; AVX2-NEXT:    vpshufb %xmm4, %xmm6, %xmm5<br>
-; AVX2-NEXT:    vpshufb %xmm4, %xmm0, %xmm0<br>
+; AVX2-NEXT:    vextracti128 $1, %ymm1, %xmm3<br>
+; AVX2-NEXT:    vmovdqa {{.*#+}} xmm4 = <u,u,u,u,1,5,9,13,u,u,u,u,u,u,u,u><br>
+; AVX2-NEXT:    vpshufb %xmm4, %xmm3, %xmm5<br>
+; AVX2-NEXT:    vpshufb %xmm4, %xmm1, %xmm4<br>
+; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm4 = xmm4[0],xmm5[0],xmm4[1],xmm5[1]<br>
+; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm5<br>
+; AVX2-NEXT:    vmovdqa {{.*#+}} xmm6 = <1,5,9,13,u,u,u,u,u,u,u,u,u,u,u,u><br>
+; AVX2-NEXT:    vpshufb %xmm6, %xmm5, %xmm7<br>
+; AVX2-NEXT:    vpshufb %xmm6, %xmm0, %xmm6<br>
+; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm6 = xmm6[0],xmm7[0],xmm6[1],xmm7[1]<br>
+; AVX2-NEXT:    vpblendd {{.*#+}} xmm4 = xmm6[0,1],xmm4[2,3]<br>
+; AVX2-NEXT:    vpcmpeqb %xmm4, %xmm2, %xmm2<br>
+; AVX2-NEXT:    vmovdqa {{.*#+}} xmm4 = <u,u,u,u,2,6,10,14,u,u,u,u,u,u,u,u><br>
+; AVX2-NEXT:    vpshufb %xmm4, %xmm3, %xmm6<br>
+; AVX2-NEXT:    vpshufb %xmm4, %xmm1, %xmm4<br>
+; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm4 = xmm4[0],xmm6[0],xmm4[1],xmm6[1]<br>
+; AVX2-NEXT:    vmovdqa {{.*#+}} xmm6 = <2,6,10,14,u,u,u,u,u,u,u,u,u,u,u,u><br>
+; AVX2-NEXT:    vpshufb %xmm6, %xmm5, %xmm7<br>
+; AVX2-NEXT:    vpshufb %xmm6, %xmm0, %xmm6<br>
+; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm6 = xmm6[0],xmm7[0],xmm6[1],xmm7[1]<br>
+; AVX2-NEXT:    vpblendd {{.*#+}} xmm4 = xmm6[0,1],xmm4[2,3]<br>
+; AVX2-NEXT:    vmovdqa {{.*#+}} xmm6 = <u,u,u,u,3,7,11,15,u,u,u,u,u,u,u,u><br>
+; AVX2-NEXT:    vpshufb %xmm6, %xmm3, %xmm3<br>
+; AVX2-NEXT:    vpshufb %xmm6, %xmm1, %xmm1<br>
+; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm1 = xmm1[0],xmm3[0],xmm1[1],xmm3[1]<br>
+; AVX2-NEXT:    vmovdqa {{.*#+}} xmm3 = <3,7,11,15,u,u,u,u,u,u,u,u,u,u,u,u><br>
+; AVX2-NEXT:    vpshufb %xmm3, %xmm5, %xmm5<br>
+; AVX2-NEXT:    vpshufb %xmm3, %xmm0, %xmm0<br>
 ; AVX2-NEXT:    vpunpckldq {{.*#+}} xmm0 = xmm0[0],xmm5[0],xmm0[1],xmm5[1]<br>
 ; AVX2-NEXT:    vpblendd {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,3]<br>
-; AVX2-NEXT:    vpcmpeqb %xmm0, %xmm3, %xmm0<br>
+; AVX2-NEXT:    vpcmpeqb %xmm0, %xmm4, %xmm0<br>
 ; AVX2-NEXT:    vmovdqa {{.*#+}} xmm1 = [1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1]<br>
 ; AVX2-NEXT:    vpand %xmm1, %xmm2, %xmm2<br>
 ; AVX2-NEXT:    vpand %xmm1, %xmm0, %xmm0<br>
@@ -836,15 +836,15 @@ define <32 x i1> @interleaved_load_vf32_<br>
 ; AVX512-NEXT:    vpmovdw %zmm1, %ymm3<br>
 ; AVX512-NEXT:    vinserti64x4 $1, %ymm3, %zmm2, %zmm2<br>
 ; AVX512-NEXT:    vpmovwb %zmm2, %ymm8<br>
+; AVX512-NEXT:    vmovdqa {{.*#+}} xmm7 = <u,u,u,u,1,5,9,13,u,u,u,u,u,u,u,u><br>
 ; AVX512-NEXT:    vextracti64x4 $1, %zmm1, %ymm14<br>
 ; AVX512-NEXT:    vextracti128 $1, %ymm14, %xmm9<br>
-; AVX512-NEXT:    vmovdqa {{.*#+}} xmm7 = <u,u,u,u,1,5,9,13,u,u,u,u,u,u,u,u><br>
 ; AVX512-NEXT:    vpshufb %xmm7, %xmm9, %xmm4<br>
 ; AVX512-NEXT:    vpshufb %xmm7, %xmm14, %xmm5<br>
 ; AVX512-NEXT:    vpunpckldq {{.*#+}} xmm4 = xmm5[0],xmm4[0],xmm5[1],xmm4[1]<br>
 ; AVX512-NEXT:    vinserti128 $1, %xmm4, %ymm0, %ymm5<br>
-; AVX512-NEXT:    vextracti128 $1, %ymm1, %xmm10<br>
 ; AVX512-NEXT:    vmovdqa {{.*#+}} xmm3 = <1,5,9,13,u,u,u,u,u,u,u,u,u,u,u,u><br>
+; AVX512-NEXT:    vextracti128 $1, %ymm1, %xmm10<br>
 ; AVX512-NEXT:    vpshufb %xmm3, %xmm10, %xmm6<br>
 ; AVX512-NEXT:    vpshufb %xmm3, %xmm1, %xmm4<br>
 ; AVX512-NEXT:    vpunpckldq {{.*#+}} xmm4 = xmm4[0],xmm6[0],xmm4[1],xmm6[1]<br>
<br>
<br>
_______________________________________________<br>
llvm-commits mailing list<br>
<a href="mailto:llvm-commits@lists.llvm.org" target="_blank">llvm-commits@lists.llvm.org</a><br>
<a href="http://lists.llvm.org/cgi-bin/mailman/listinfo/llvm-commits" target="_blank">http://lists.llvm.org/cgi-bin/mailman/listinfo/llvm-commits</a><o:p></o:p></p>
</div>
<p>---------------------------------------------------------------------<br>
Intel Israel (74) Limited</p>

<p>This e-mail and any attachments may contain confidential material for<br>
the sole use of the intended recipient(s). Any review or distribution<br>
by others is strictly prohibited. If you are not the intended<br>
recipient, please contact the sender and delete all copies.</p></body>
</html>