<html xmlns:v="urn:schemas-microsoft-com:vml" xmlns:o="urn:schemas-microsoft-com:office:office" xmlns:w="urn:schemas-microsoft-com:office:word" xmlns:m="http://schemas.microsoft.com/office/2004/12/omml" xmlns="http://www.w3.org/TR/REC-html40">
<head>
<meta http-equiv="Content-Type" content="text/html; charset=utf-8">
<meta name="Generator" content="Microsoft Word 14 (filtered medium)">
<style><!--
/* Font Definitions */
@font-face
        {font-family:Calibri;
        panose-1:2 15 5 2 2 2 4 3 2 4;}
@font-face
        {font-family:Tahoma;
        panose-1:2 11 6 4 3 5 4 4 2 4;}
@font-face
        {font-family:Consolas;
        panose-1:2 11 6 9 2 2 4 3 2 4;}
/* Style Definitions */
p.MsoNormal, li.MsoNormal, div.MsoNormal
        {margin:0cm;
        margin-bottom:.0001pt;
        font-size:12.0pt;
        font-family:"Times New Roman","serif";}
a:link, span.MsoHyperlink
        {mso-style-priority:99;
        color:blue;
        text-decoration:underline;}
a:visited, span.MsoHyperlinkFollowed
        {mso-style-priority:99;
        color:purple;
        text-decoration:underline;}
pre
        {mso-style-priority:99;
        mso-style-link:"HTML Preformatted Char";
        margin:0cm;
        margin-bottom:.0001pt;
        font-size:10.0pt;
        font-family:"Courier New";}
span.HTMLPreformattedChar
        {mso-style-name:"HTML Preformatted Char";
        mso-style-priority:99;
        mso-style-link:"HTML Preformatted";
        font-family:Consolas;}
span.stdout
        {mso-style-name:stdout;}
span.EmailStyle20
        {mso-style-type:personal-reply;
        font-family:"Calibri","sans-serif";
        color:#1F497D;}
.MsoChpDefault
        {mso-style-type:export-only;
        font-size:10.0pt;}
@page WordSection1
        {size:612.0pt 792.0pt;
        margin:72.0pt 72.0pt 72.0pt 72.0pt;}
div.WordSection1
        {page:WordSection1;}
--></style><!--[if gte mso 9]><xml>
<o:shapedefaults v:ext="edit" spidmax="1026" />
</xml><![endif]--><!--[if gte mso 9]><xml>
<o:shapelayout v:ext="edit">
<o:idmap v:ext="edit" data="1" />
</o:shapelayout></xml><![endif]-->
</head>
<body lang="EN-GB" link="blue" vlink="purple">
<div class="WordSection1">
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">I’ve also spotted a regression caused by this patch in big-endian ARM targets, found by csmith. Here’s a minimal reproducer, which should be easier to investigate
 than a bootstrap failure:<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">Failing C code:<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">  extern int print(const char *, ...);<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">  struct {<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">    char f0;<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">    int f1 : 24;<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">    int f2 : 24;<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">  } a = {'a', 0x121212, 0x5a5a5a};<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">  int main() { printf("checksum = %x\n", a.f2); }<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">This should print “checksum = 5a5a5a”,  but with this patch it prints “checksum = 12125a” at most optimisation levels, for big-endian ARM targets.<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">Command-line to reproduce:<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">  clang --target=armv7a-arm-none-eabi test.c -O1 -mbig-endian -c -o - -S -munaligned-access<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">Code generated without this patch:<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">  main:<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        push    {r11, lr}<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        mov     r11, sp<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        movw    r0, :lower16:a<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        movt    r0, :upper16:a<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        ldr     r1, [r0, #1]<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        ldrh    r0, [r0, #5]<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        orr     r0, r0, r1, lsl #16<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        sbfx    r1, r0, #0, #24<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        adr     r0, .LCPI0_0<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        bl      printf<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        mov     r0, #0<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        pop     {r11, pc}<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">Code generated with this patch:<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">  main:<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        push    {r11, lr}<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        mov     r11, sp<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        movw    r0, :lower16:a<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        movt    r0, :upper16:a<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        ldr     r0, [r0, #1]<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        sbfx    r1, r0, #0, #24<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        adr     r0, .LCPI0_0<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        bl      printf<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        mov     r0, #0<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">        pop     {r11, pc}<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D">Oliver<o:p></o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<p class="MsoNormal"><span style="font-size:11.0pt;font-family:"Calibri","sans-serif";color:#1F497D"><o:p> </o:p></span></p>
<div style="border:none;border-left:solid blue 1.5pt;padding:0cm 0cm 0cm 4.0pt">
<div>
<div style="border:none;border-top:solid #B5C4DF 1.0pt;padding:3.0pt 0cm 0cm 0cm">
<p class="MsoNormal"><b><span lang="EN-US" style="font-size:10.0pt;font-family:"Tahoma","sans-serif"">From:</span></b><span lang="EN-US" style="font-size:10.0pt;font-family:"Tahoma","sans-serif""> llvm-commits [mailto:llvm-commits-bounces@lists.llvm.org]
<b>On Behalf Of </b>Artur Pilipenko via llvm-commits<br>
<b>Sent:</b> 20 February 2017 14:10<br>
<b>To:</b> Bill Seurer<br>
<b>Cc:</b> Artur Pilipenko; llvm-commits@lists.llvm.org<br>
<b>Subject:</b> Re: [llvm] r295336 - [DAGCombiner] Support {a|s}ext, {a|z|s}ext load nodes in load combine<o:p></o:p></span></p>
</div>
</div>
<p class="MsoNormal"><o:p> </o:p></p>
<p class="MsoNormal">I’m currently on vacation until Feb 27. Can you please revert the change for now and I will take a look at the failures once I return.
<o:p></o:p></p>
<div>
<p class="MsoNormal"><o:p> </o:p></p>
</div>
<div>
<p class="MsoNormal">Artur<o:p></o:p></p>
</div>
<div>
<p class="MsoNormal"><o:p> </o:p></p>
<div>
<blockquote style="margin-top:5.0pt;margin-bottom:5.0pt">
<div>
<p class="MsoNormal">On 20 Feb 2017, at 08:51, Bill Seurer <<a href="mailto:seurer@linux.vnet.ibm.com">seurer@linux.vnet.ibm.com</a>> wrote:<o:p></o:p></p>
</div>
<p class="MsoNormal"><o:p> </o:p></p>
<div>
<div>
<p class="MsoNormal" style="mso-margin-top-alt:auto;mso-margin-bottom-alt:auto">This causes numerous failures when a bootstrapped clang is used to compile the tests on a powerpc BE (but not LE) system.<br>
<br>
see <a href="http://lab.llvm.org:8011/builders/clang-ppc64be-linux-multistage/builds/2315">
http://lab.llvm.org:8011/builders/clang-ppc64be-linux-multistage/builds/2315</a><o:p></o:p></p>
<p class="MsoNormal" style="mso-margin-top-alt:auto;mso-margin-bottom-alt:auto">One example:<o:p></o:p></p>
<pre><span class="stdout">FAILED: projects/compiler-rt/lib/tsan/tests/unit/tsan_clock_test.cc.powerpc64.o <o:p></o:p></span></pre>
<pre><span class="stdout">cd /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/projects/compiler-rt/lib/tsan/tests/unit && /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/./bin/clang -fPIC -fvisibility-inlines-hidden -Wall -W -Wno-unused-parameter -Wwrite-strings -Wcast-qual -Wmissing-field-initializers -pedantic -Wno-long-long -Wcovered-switch-default -Wnon-virtual-dtor -Wdelete-non-virtual-dtor -Wstring-conversion -Werror=date-time -std=c++11 -fcolor-diagnostics -ffunction-sections -fdata-sections -Wall -std=c++11 -Wno-unused-parameter -Wno-unknown-warning-option -fPIC -fno-builtin -fno-exceptions -fomit-frame-pointer -funwind-tables -fno-stack-protector -fno-sanitize=safe-stack -fvisibility=hidden -fvisibility-inlines-hidden -fno-lto -O3 -gline-tables-only -Wno-gnu -Wno-variadic-macros -Wno-c99-extensions -Wno-non-virtual-dtor -fPIE -fno-rtti -Wno-covered-switch-default -DGTEST_NO_LLVM_RAW_OSTREAM=1 -DGTEST_HAS_RTTI=0 -I/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/utils/unittest/googletest/include -I/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/utils/unittest/googletest -I/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/projects/compiler-rt/lib -I/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/projects/compiler-rt/lib/tsan/rtl -DGTEST_HAS_RTTI=0 -m64 -c -o tsan_clock_test.cc.powerpc64.o /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/projects/compiler-rt/lib/tsan/tests/unit/tsan_clock_test.cc<o:p></o:p></span></pre>
<pre><span class="stdout">In file included from /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/projects/compiler-rt/lib/tsan/tests/unit/tsan_clock_test.cc:13:<o:p></o:p></span></pre>
<pre><span class="stdout">/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/projects/compiler-rt/lib/tsan/rtl/tsan_clock.h:15:1: error: expected unqualified-id<o:p></o:p></span></pre>
<pre><span class="stdout">^<o:p></o:p></span></pre>
<pre><span class="stdout">clang-5.0: /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/tools/clang/include/clang/Lex/Lexer.h:189: void clang::Lexer::SetCommentRetentionState(bool): Assertion `!isKeepWhitespaceMode() && "Can't play with comment retention state when retaining whitespace"' failed.<o:p></o:p></span></pre>
<pre><span class="stdout">#0 0x0000000011adc818 PrintStackTraceSignalHandler(void*) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x11adc818)<o:p></o:p></span></pre>
<pre><span class="stdout">#1 0x0000000011adcc8c SignalHandler(int) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x11adcc8c)<o:p></o:p></span></pre>
<pre><span class="stdout">#2 0x00003fff971a04d8 (linux-vdso64.so.1+0x4d8)<o:p></o:p></span></pre>
<pre><span class="stdout">#3 0x00003fff96b0f988 __GI_raise (/lib64/power7/libc.so.6+0x5f988)<o:p></o:p></span></pre>
<pre><span class="stdout">#4 0x00003fff96b1213c __GI_abort (/lib64/power7/libc.so.6+0x6213c)<o:p></o:p></span></pre>
<pre><span class="stdout">#5 0x00003fff96b05028 __assert_fail_base (/lib64/power7/libc.so.6+0x55028)<o:p></o:p></span></pre>
<pre><span class="stdout">#6 0x00003fff96b0511c __GI___assert_fail (/lib64/power7/libc.so.6+0x5511c)<o:p></o:p></span></pre>
<pre><span class="stdout">#7 0x00000000139ee2d0 clang::Lexer::resetExtendedTokenMode() (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x139ee2d0)<o:p></o:p></span></pre>
<pre><span class="stdout">#8 0x0000000013a26070 clang::Preprocessor::SkipExcludedConditionalBlock(clang::SourceLocation, bool, bool, clang::SourceLocation) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x13a26070)<o:p></o:p></span></pre>
<pre><span class="stdout">#9 0x0000000013a294a0 clang::Preprocessor::HandleIfDirective(clang::Token&, bool) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x13a294a0)<o:p></o:p></span></pre>
<pre><span class="stdout">#10 0x0000000013a283b0 clang::Preprocessor::HandleDirective(clang::Token&) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x13a283b0)<o:p></o:p></span></pre>
<pre><span class="stdout">#11 0x00000000139fd484 clang::Lexer::LexTokenInternal(clang::Token&, bool) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x139fd484)<o:p></o:p></span></pre>
<pre><span class="stdout">#12 0x00000000139f92ac clang::Lexer::Lex(clang::Token&) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x139f92ac)<o:p></o:p></span></pre>
<pre><span class="stdout">#13 0x0000000013a6498c clang::Preprocessor::Lex(clang::Token&) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x13a6498c)<o:p></o:p></span></pre>
<pre><span class="stdout">#14 0x0000000012a23dc0 clang::Parser::ConsumeAnyToken(bool) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x12a23dc0)<o:p></o:p></span></pre>
<pre><span class="stdout">#15 0x0000000012a46b94 clang::Parser::SkipMalformedDecl() (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x12a46b94)<o:p></o:p></span></pre>
<pre><span class="stdout">#16 0x0000000012a456c4 clang::Parser::ParseDeclGroup(clang::ParsingDeclSpec&, unsigned int, clang::SourceLocation*, clang::Parser::ForRangeInit*) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x12a456c4)<o:p></o:p></span></pre>
<pre><span class="stdout">#17 0x0000000012a2a488 clang::Parser::ParseDeclOrFunctionDefInternal(clang::Parser::ParsedAttributesWithRange&, clang::ParsingDeclSpec&, clang::AccessSpecifier) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x12a2a488)<o:p></o:p></span></pre>
<pre><span class="stdout">#18 0x0000000012a29c08 clang::Parser::ParseDeclarationOrFunctionDefinition(clang::Parser::ParsedAttributesWithRange&, clang::ParsingDeclSpec*, clang::AccessSpecifier) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x12a29c08)<o:p></o:p></span></pre>
<pre><span class="stdout">#19 0x0000000012a28bd0 clang::Parser::ParseExternalDeclaration(clang::Parser::ParsedAttributesWithRange&, clang::ParsingDeclSpec*) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x12a28bd0)<o:p></o:p></span></pre>
<pre><span class="stdout">#20 0x0000000012a27b94 clang::Parser::ParseTopLevelDecl(clang::OpaquePtr<clang::DeclGroupRef>&) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x12a27b94)<o:p></o:p></span></pre>
<pre><span class="stdout">#21 0x0000000012a272f0 clang::Parser::ParseFirstTopLevelDecl(clang::OpaquePtr<clang::DeclGroupRef>&) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x12a272f0)<o:p></o:p></span></pre>
<pre><span class="stdout">#22 0x0000000012a221a0 clang::ParseAST(clang::Sema&, bool, bool) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x12a221a0)<o:p></o:p></span></pre>
<pre><span class="stdout">#23 0x00000000120f4f40 clang::ASTFrontendAction::ExecuteAction() (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x120f4f40)<o:p></o:p></span></pre>
<pre><span class="stdout">#24 0x00000000124ab67c clang::CodeGenAction::ExecuteAction() (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x124ab67c)<o:p></o:p></span></pre>
<pre><span class="stdout">#25 0x00000000120f4548 clang::FrontendAction::Execute() (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x120f4548)<o:p></o:p></span></pre>
<pre><span class="stdout">#26 0x00000000120af8dc clang::CompilerInstance::ExecuteAction(clang::FrontendAction&) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x120af8dc)<o:p></o:p></span></pre>
<pre><span class="stdout">#27 0x00000000121a3ae0 clang::ExecuteCompilerInvocation(clang::CompilerInstance*) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x121a3ae0)<o:p></o:p></span></pre>
<pre><span class="stdout">#28 0x0000000010418bb0 cc1_main(llvm::ArrayRef<char const*>, char const*, void*) (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x10418bb0)<o:p></o:p></span></pre>
<pre><span class="stdout">#29 0x0000000010416bb0 main (/home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0+0x10416bb0)<o:p></o:p></span></pre>
<pre><span class="stdout">#30 0x00003fff96af4ea8 generic_start_main.isra.0 (/lib64/power7/libc.so.6+0x44ea8)<o:p></o:p></span></pre>
<pre><span class="stdout">#31 0x00003fff96af50d8 __libc_start_main (/lib64/power7/libc.so.6+0x450d8)<o:p></o:p></span></pre>
<pre><span class="stdout">Stack dump:<o:p></o:p></span></pre>
<pre><span class="stdout">0.      Program arguments: /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/clang-5.0 -cc1 -triple powerpc64-unknown-linux-gnu -emit-obj -disable-free -main-file-name tsan_clock_test.cc -mrelocation-model pic -pic-level 2 -pic-is-pie -mthread-model posix -fmath-errno -masm-verbose -mconstructor-aliases -munwind-tables -fuse-init-array -target-cpu ppc64 -mfloat-abi hard -target-abi elfv1 -dwarf-column-info -debug-info-kind=line-tables-only -dwarf-version=4 -debugger-tuning=gdb -ffunction-sections -fdata-sections -coverage-notes-file /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/projects/compiler-rt/lib/tsan/tests/unit/tsan_clock_test.cc.powerpc64.gcno -resource-dir /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/../lib/clang/5.0.0 -D GTEST_NO_LLVM_RAW_OSTREAM=1 -D GTEST_HAS_RTTI=0 -I /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/utils/unittest/googletest/include -I /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/utils/unittest/googletest -I /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/projects/compiler-rt/lib -I /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/projects/compiler-rt/lib/tsan/rtl -D GTEST_HAS_RTTI=0 -internal-isystem /usr/lib/gcc/ppc64-redhat-linux/6.2.1/../../../../include/c++/6.2.1 -internal-isystem /usr/lib/gcc/ppc64-redhat-linux/6.2.1/../../../../include/c++/6.2.1/ppc64-redhat-linux -internal-isystem /usr/lib/gcc/ppc64-redhat-linux/6.2.1/../../../../include/c++/6.2.1/backward -internal-isystem /usr/local/include -internal-isystem /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/bin/../lib/clang/5.0.0/include -internal-externc-isystem /include -internal-externc-isystem /usr/include -O3 -Wall -W -Wno-unused-parameter -Wwrite-strings -Wcast-qual -Wmissing-field-initializers -Wno-long-long -Wcovered-switch-default -Wnon-virtual-dtor -Wdelete-non-virtual-dtor -Wstring-conversion -Werror=date-time -Wall -Wno-unused-parameter -Wno-unknown-warning-option -Wno-gnu -Wno-variadic-macros -Wno-c99-extensions -Wno-non-virtual-dtor -Wno-covered-switch-default -pedantic -std=c++11 -fdeprecated-macro -fdebug-compilation-dir /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/projects/compiler-rt/lib/tsan/tests/unit -ferror-limit 19 -fmessage-length 0 -fvisibility hidden -fvisibility-inlines-hidden -fno-builtin -fno-rtti -fno-signed-char -fobjc-runtime=gcc -fdiagnostics-show-option -fcolor-diagnostics -vectorize-loops -vectorize-slp -o tsan_clock_test.cc.powerpc64.o -x c++ /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/projects/compiler-rt/lib/tsan/tests/unit/tsan_clock_test.cc <o:p></o:p></span></pre>
<pre><span class="stdout">1.      /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/llvm/projects/compiler-rt/lib/sanitizer_common/sanitizer_platform.h:33:2: current parser token 'if'<o:p></o:p></span></pre>
<pre><span class="stdout">clang-5.0: error: unable to execute command: Aborted<o:p></o:p></span></pre>
<pre><span class="stdout">clang-5.0: error: clang frontend command failed due to signal (use -v to see invocation)<o:p></o:p></span></pre>
<pre><span class="stdout">clang version 5.0.0 (trunk 295336)<o:p></o:p></span></pre>
<pre><span class="stdout">Target: powerpc64-unknown-linux-gnu<o:p></o:p></span></pre>
<pre><span class="stdout">Thread model: posix<o:p></o:p></span></pre>
<pre><span class="stdout">InstalledDir: /home/buildbots/ppc64be-clang-multistage-test/clang-ppc64be-multistage/stage2/./bin<o:p></o:p></span></pre>
<pre><span class="stdout">clang-5.0: note: diagnostic msg: PLEASE submit a bug report to <a href="http://llvm.org/bugs/">http://llvm.org/bugs/</a> and include the crash backtrace, preprocessed source, and associated run script.<o:p></o:p></span></pre>
<pre><span class="stdout">clang-5.0: error: unable to execute command: Aborted<o:p></o:p></span></pre>
<pre><span class="stdout">clang-5.0: note: diagnostic msg: Error generating preprocessed source(s).<o:p></o:p></span></pre>
<p class="MsoNormal"><o:p> </o:p></p>
<div>
<p class="MsoNormal">On 02/16/2017 11:07 AM, Artur Pilipenko via llvm-commits wrote:<o:p></o:p></p>
</div>
<blockquote style="margin-top:5.0pt;margin-bottom:5.0pt">
<pre>Author: apilipenko<o:p></o:p></pre>
<pre>Date: Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>New Revision: 295336<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project?rev=295336&view=rev">http://llvm.org/viewvc/llvm-project?rev=295336&view=rev</a><o:p></o:p></pre>
<pre>Log:<o:p></o:p></pre>
<pre>[DAGCombiner] Support {a|s}ext, {a|z|s}ext load nodes in load combine<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Resubmit -r295314 with PowerPC and AMDGPU tests updated.<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Support {a|s}ext, {a|z|s}ext load nodes as a part of load combine patters.<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Reviewed By: filcab<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Differential Revision: <a href="https://reviews.llvm.org/D29591">https://reviews.llvm.org/D29591</a><o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified:<o:p></o:p></pre>
<pre>    llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp<o:p></o:p></pre>
<pre>    llvm/trunk/test/CodeGen/AArch64/load-combine-big-endian.ll<o:p></o:p></pre>
<pre>    llvm/trunk/test/CodeGen/AArch64/load-combine.ll<o:p></o:p></pre>
<pre>    llvm/trunk/test/CodeGen/AMDGPU/insert_vector_elt.ll<o:p></o:p></pre>
<pre>    llvm/trunk/test/CodeGen/ARM/fp16-promote.ll<o:p></o:p></pre>
<pre>    llvm/trunk/test/CodeGen/ARM/load-combine-big-endian.ll<o:p></o:p></pre>
<pre>    llvm/trunk/test/CodeGen/ARM/load-combine.ll<o:p></o:p></pre>
<pre>    llvm/trunk/test/CodeGen/PowerPC/ppc64le-aggregates.ll<o:p></o:p></pre>
<pre>    llvm/trunk/test/CodeGen/X86/load-combine.ll<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified: llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp<o:p></o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp?rev=295336&r1=295335&r2=295336&view=diff">http://llvm.org/viewvc/llvm-project/llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp?rev=295336&r1=295335&r2=295336&view=diff</a><o:p></o:p></pre>
<pre>==============================================================================<o:p></o:p></pre>
<pre>--- llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp (original)<o:p></o:p></pre>
<pre>+++ llvm/trunk/lib/CodeGen/SelectionDAG/DAGCombiner.cpp Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>@@ -4446,6 +4446,8 @@ const Optional<ByteProvider> calculateBy<o:p></o:p></pre>
<pre>                : calculateByteProvider(Op->getOperand(0), Index - ByteShift,<o:p></o:p></pre>
<pre>                                        Depth + 1);<o:p></o:p></pre>
<pre>   }<o:p></o:p></pre>
<pre>+  case ISD::ANY_EXTEND:<o:p></o:p></pre>
<pre>+  case ISD::SIGN_EXTEND:<o:p></o:p></pre>
<pre>   case ISD::ZERO_EXTEND: {<o:p></o:p></pre>
<pre>     SDValue NarrowOp = Op->getOperand(0);<o:p></o:p></pre>
<pre>     unsigned NarrowBitWidth = NarrowOp.getScalarValueSizeInBits();<o:p></o:p></pre>
<pre>@@ -4453,22 +4455,32 @@ const Optional<ByteProvider> calculateBy<o:p></o:p></pre>
<pre>       return None;<o:p></o:p></pre>
<pre>     uint64_t NarrowByteWidth = NarrowBitWidth / 8;<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>-    return Index >= NarrowByteWidth<o:p></o:p></pre>
<pre>-               ? ByteProvider::getConstantZero()<o:p></o:p></pre>
<pre>-               : calculateByteProvider(NarrowOp, Index, Depth + 1);<o:p></o:p></pre>
<pre>+    if (Index >= NarrowByteWidth)<o:p></o:p></pre>
<pre>+      return Op.getOpcode() == ISD::ZERO_EXTEND<o:p></o:p></pre>
<pre>+                 ? Optional<ByteProvider>(ByteProvider::getConstantZero())<o:p></o:p></pre>
<pre>+                 : None;<o:p></o:p></pre>
<pre>+    else<o:p></o:p></pre>
<pre>+      return calculateByteProvider(NarrowOp, Index, Depth + 1);<o:p></o:p></pre>
<pre>   }<o:p></o:p></pre>
<pre>   case ISD::BSWAP:<o:p></o:p></pre>
<pre>     return calculateByteProvider(Op->getOperand(0), ByteWidth - Index - 1,<o:p></o:p></pre>
<pre>                                  Depth + 1);<o:p></o:p></pre>
<pre>   case ISD::LOAD: {<o:p></o:p></pre>
<pre>     auto L = cast<LoadSDNode>(Op.getNode());<o:p></o:p></pre>
<pre>+    if (L->isVolatile() || L->isIndexed())<o:p></o:p></pre>
<pre>+      return None;<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>-    // TODO: support ext loads<o:p></o:p></pre>
<pre>-    if (L->isVolatile() || L->isIndexed() ||<o:p></o:p></pre>
<pre>-        L->getExtensionType() != ISD::NON_EXTLOAD)<o:p></o:p></pre>
<pre>+    unsigned NarrowBitWidth = L->getMemoryVT().getSizeInBits();<o:p></o:p></pre>
<pre>+    if (NarrowBitWidth % 8 != 0)<o:p></o:p></pre>
<pre>       return None;<o:p></o:p></pre>
<pre>+    uint64_t NarrowByteWidth = NarrowBitWidth / 8;<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>-    return ByteProvider::getMemory(L, Index);<o:p></o:p></pre>
<pre>+    if (Index >= NarrowByteWidth)<o:p></o:p></pre>
<pre>+      return L->getExtensionType() == ISD::ZEXTLOAD<o:p></o:p></pre>
<pre>+                 ? Optional<ByteProvider>(ByteProvider::getConstantZero())<o:p></o:p></pre>
<pre>+                 : None;<o:p></o:p></pre>
<pre>+    else<o:p></o:p></pre>
<pre>+      return ByteProvider::getMemory(L, Index);<o:p></o:p></pre>
<pre>   }<o:p></o:p></pre>
<pre>   }<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>@@ -4548,7 +4560,6 @@ SDValue DAGCombiner::MatchLoadCombine(SD<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>     LoadSDNode *L = P->Load;<o:p></o:p></pre>
<pre>     assert(L->hasNUsesOfValue(1, 0) && !L->isVolatile() && !L->isIndexed() &&<o:p></o:p></pre>
<pre>-           (L->getExtensionType() == ISD::NON_EXTLOAD) &&<o:p></o:p></pre>
<pre>            "Must be enforced by calculateByteProvider");<o:p></o:p></pre>
<pre>     assert(L->getOffset().isUndef() && "Unindexed load must have undef offset");<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified: llvm/trunk/test/CodeGen/AArch64/load-combine-big-endian.ll<o:p></o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/AArch64/load-combine-big-endian.ll?rev=295336&r1=295335&r2=295336&view=diff">http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/AArch64/load-combine-big-endian.ll?rev=295336&r1=295335&r2=295336&view=diff</a><o:p></o:p></pre>
<pre>==============================================================================<o:p></o:p></pre>
<pre>--- llvm/trunk/test/CodeGen/AArch64/load-combine-big-endian.ll (original)<o:p></o:p></pre>
<pre>+++ llvm/trunk/test/CodeGen/AArch64/load-combine-big-endian.ll Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>@@ -336,11 +336,8 @@ define i32 @load_i32_by_bswap_i16(i32* %<o:p></o:p></pre>
<pre> ; (i32) p[1] | (sext(p[0] << 16) to i32)<o:p></o:p></pre>
<pre> define i32 @load_i32_by_sext_i16(i32* %arg) {<o:p></o:p></pre>
<pre> ; CHECK-LABEL: load_i32_by_sext_i16:<o:p></o:p></pre>
<pre>-; CHECK: ldrh    w8, [x0]<o:p></o:p></pre>
<pre>-; CHECK-NEXT: ldrh  w0, [x0, #2]<o:p></o:p></pre>
<pre>-; CHECK-NEXT: bfi w0, w8, #16, #16<o:p></o:p></pre>
<pre>+; CHECK: ldr   w0, [x0]<o:p></o:p></pre>
<pre> ; CHECK-NEXT: ret<o:p></o:p></pre>
<pre>-<o:p></o:p></pre>
<pre>   %tmp = bitcast i32* %arg to i16*<o:p></o:p></pre>
<pre>   %tmp1 = load i16, i16* %tmp, align 4<o:p></o:p></pre>
<pre>   %tmp2 = sext i16 %tmp1 to i32<o:p></o:p></pre>
<pre>@@ -399,7 +396,6 @@ define i32 @load_i32_by_i8_base_offset_i<o:p></o:p></pre>
<pre> ; CHECK-NEXT: ldur  w8, [x8, #13]<o:p></o:p></pre>
<pre> ; CHECK-NEXT: rev w0, w8<o:p></o:p></pre>
<pre> ; CHECK-NEXT: ret<o:p></o:p></pre>
<pre>-<o:p></o:p></pre>
<pre>   %tmp = add nuw nsw i32 %i, 4<o:p></o:p></pre>
<pre>   %tmp2 = add nuw nsw i32 %i, 3<o:p></o:p></pre>
<pre>   %tmp3 = add nuw nsw i32 %i, 2<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified: llvm/trunk/test/CodeGen/AArch64/load-combine.ll<o:p></o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/AArch64/load-combine.ll?rev=295336&r1=295335&r2=295336&view=diff">http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/AArch64/load-combine.ll?rev=295336&r1=295335&r2=295336&view=diff</a><o:p></o:p></pre>
<pre>==============================================================================<o:p></o:p></pre>
<pre>--- llvm/trunk/test/CodeGen/AArch64/load-combine.ll (original)<o:p></o:p></pre>
<pre>+++ llvm/trunk/test/CodeGen/AArch64/load-combine.ll Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>@@ -324,12 +324,8 @@ define i32 @load_i32_by_bswap_i16(i32* %<o:p></o:p></pre>
<pre> ; (i32) p[0] | (sext(p[1] << 16) to i32)<o:p></o:p></pre>
<pre> define i32 @load_i32_by_sext_i16(i32* %arg) {<o:p></o:p></pre>
<pre> ; CHECK-LABEL: load_i32_by_sext_i16:<o:p></o:p></pre>
<pre>-; CHECK: ldrh    w8, [x0]<o:p></o:p></pre>
<pre>-; CHECK-NEXT: ldrh  w9, [x0, #2]<o:p></o:p></pre>
<pre>-; CHECK-NEXT: bfi w8, w9, #16, #16<o:p></o:p></pre>
<pre>-; CHECK-NEXT: mov  w0, w8<o:p></o:p></pre>
<pre>+; CHECK: ldr   w0, [x0]<o:p></o:p></pre>
<pre> ; CHECK-NEXT: ret<o:p></o:p></pre>
<pre>-<o:p></o:p></pre>
<pre>   %tmp = bitcast i32* %arg to i16*<o:p></o:p></pre>
<pre>   %tmp1 = load i16, i16* %tmp, align 4<o:p></o:p></pre>
<pre>   %tmp2 = zext i16 %tmp1 to i32<o:p></o:p></pre>
<pre>@@ -386,7 +382,6 @@ define i32 @load_i32_by_i8_base_offset_i<o:p></o:p></pre>
<pre> ; CHECK: add x8, x0, w1, uxtw<o:p></o:p></pre>
<pre> ; CHECK-NEXT: ldur  w0, [x8, #13]<o:p></o:p></pre>
<pre> ; CHECK-NEXT: ret<o:p></o:p></pre>
<pre>-<o:p></o:p></pre>
<pre>   %tmp = add nuw nsw i32 %i, 4<o:p></o:p></pre>
<pre>   %tmp2 = add nuw nsw i32 %i, 3<o:p></o:p></pre>
<pre>   %tmp3 = add nuw nsw i32 %i, 2<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified: llvm/trunk/test/CodeGen/AMDGPU/insert_vector_elt.ll<o:p></o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/AMDGPU/insert_vector_elt.ll?rev=295336&r1=295335&r2=295336&view=diff">http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/AMDGPU/insert_vector_elt.ll?rev=295336&r1=295335&r2=295336&view=diff</a><o:p></o:p></pre>
<pre>==============================================================================<o:p></o:p></pre>
<pre>--- llvm/trunk/test/CodeGen/AMDGPU/insert_vector_elt.ll (original)<o:p></o:p></pre>
<pre>+++ llvm/trunk/test/CodeGen/AMDGPU/insert_vector_elt.ll Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>@@ -1,5 +1,5 @@<o:p></o:p></pre>
<pre>-; RUN: llc -verify-machineinstrs -march=amdgcn -mattr=+max-private-element-size-16 < %s | FileCheck -check-prefix=GCN -check-prefix=SI %s<o:p></o:p></pre>
<pre>-; RUN: llc -verify-machineinstrs -march=amdgcn -mcpu=tonga -mattr=-flat-for-global -mattr=+max-private-element-size-16 < %s | FileCheck -check-prefix=GCN -check-prefix=SI %s<o:p></o:p></pre>
<pre>+; RUN: llc -verify-machineinstrs -march=amdgcn -mattr=+max-private-element-size-16 < %s | FileCheck -check-prefix=GCN -check-prefix=SI -check-prefix=GCN-NO-TONGA %s<o:p></o:p></pre>
<pre>+; RUN: llc -verify-machineinstrs -march=amdgcn -mcpu=tonga -mattr=-flat-for-global -mattr=+max-private-element-size-16 < %s | FileCheck -check-prefix=GCN -check-prefix=SI -check-prefix=GCN-TONGA %s<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; FIXME: Broken on evergreen<o:p></o:p></pre>
<pre> ; FIXME: For some reason the 8 and 16 vectors are being stored as<o:p></o:p></pre>
<pre>@@ -219,10 +219,7 @@ define void @dynamic_insertelement_v3i16<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; GCN: s_waitcnt<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>-; GCN: buffer_load_ushort<o:p></o:p></pre>
<pre>-; GCN: buffer_load_ushort<o:p></o:p></pre>
<pre>-; GCN: buffer_load_ushort<o:p></o:p></pre>
<pre>-; GCN: buffer_load_ushort<o:p></o:p></pre>
<pre>+; GCN: buffer_load_dwordx2<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; GCN: buffer_store_dwordx2 v{{\[[0-9]+:[0-9]+\]}}, off<o:p></o:p></pre>
<pre> define void @dynamic_insertelement_v4i16(<4 x i16> addrspace(1)* %out, <4 x i16> %a, i32 %b) nounwind {<o:p></o:p></pre>
<pre>@@ -240,8 +237,9 @@ define void @dynamic_insertelement_v4i16<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; GCN: buffer_store_byte v{{[0-9]+}}, v{{[0-9]+}}, s{{\[[0-9]+:[0-9]+\]}}, s{{[0-9]+}} offen{{$}}<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>-; GCN: buffer_load_ubyte<o:p></o:p></pre>
<pre>-; GCN: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-NO-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-NO-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-TONGA: buffer_load_ushort<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; GCN: buffer_store_short v{{[0-9]+}}, off<o:p></o:p></pre>
<pre> define void @dynamic_insertelement_v2i8(<2 x i8> addrspace(1)* %out, <2 x i8> %a, i32 %b) nounwind {<o:p></o:p></pre>
<pre>@@ -261,9 +259,11 @@ define void @dynamic_insertelement_v2i8(<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; GCN: buffer_store_byte v{{[0-9]+}}, v{{[0-9]+}}, s{{\[[0-9]+:[0-9]+\]}}, s{{[0-9]+}} offen{{$}}<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>-; GCN: buffer_load_ubyte<o:p></o:p></pre>
<pre>-; GCN: buffer_load_ubyte<o:p></o:p></pre>
<pre>-; GCN: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-NO-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-NO-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-NO-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-TONGA: buffer_load_ushort<o:p></o:p></pre>
<pre>+; GCN-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; GCN-DAG: buffer_store_byte v{{[0-9]+}}, off<o:p></o:p></pre>
<pre> ; GCN-DAG: buffer_store_short v{{[0-9]+}}, off<o:p></o:p></pre>
<pre>@@ -286,10 +286,11 @@ define void @dynamic_insertelement_v3i8(<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; GCN: buffer_store_byte v{{[0-9]+}}, v{{[0-9]+}}, s{{\[[0-9]+:[0-9]+\]}}, s{{[0-9]+}} offen{{$}}<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>-; GCN: buffer_load_ubyte<o:p></o:p></pre>
<pre>-; GCN: buffer_load_ubyte<o:p></o:p></pre>
<pre>-; GCN: buffer_load_ubyte<o:p></o:p></pre>
<pre>-; GCN: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-NO-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-NO-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-NO-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-NO-TONGA: buffer_load_ubyte<o:p></o:p></pre>
<pre>+; GCN-TONGA: buffer_load_dword<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; GCN: buffer_store_dword v{{[0-9]+}}, off<o:p></o:p></pre>
<pre> define void @dynamic_insertelement_v4i8(<4 x i8> addrspace(1)* %out, <4 x i8> %a, i32 %b) nounwind {<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified: llvm/trunk/test/CodeGen/ARM/fp16-promote.ll<o:p></o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/ARM/fp16-promote.ll?rev=295336&r1=295335&r2=295336&view=diff">http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/ARM/fp16-promote.ll?rev=295336&r1=295335&r2=295336&view=diff</a><o:p></o:p></pre>
<pre>==============================================================================<o:p></o:p></pre>
<pre>--- llvm/trunk/test/CodeGen/ARM/fp16-promote.ll (original)<o:p></o:p></pre>
<pre>+++ llvm/trunk/test/CodeGen/ARM/fp16-promote.ll Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>@@ -847,21 +847,15 @@ define void @test_insertelement(half* %p<o:p></o:p></pre>
<pre> }<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> ; CHECK-ALL-LABEL: test_extractelement:<o:p></o:p></pre>
<pre>+; CHECK-VFP: push {{{.*}}, lr}<o:p></o:p></pre>
<pre> ; CHECK-VFP: sub sp, sp, #8<o:p></o:p></pre>
<pre>-; CHECK-VFP: ldrh<o:p></o:p></pre>
<pre>-; CHECK-VFP: ldrh<o:p></o:p></pre>
<pre>-; CHECK-VFP: orr<o:p></o:p></pre>
<pre>-; CHECK-VFP: str<o:p></o:p></pre>
<pre>-; CHECK-VFP: ldrh<o:p></o:p></pre>
<pre>-; CHECK-VFP: ldrh<o:p></o:p></pre>
<pre>-; CHECK-VFP: orr<o:p></o:p></pre>
<pre>-; CHECK-VFP: str<o:p></o:p></pre>
<pre>+; CHECK-VFP: ldrd<o:p></o:p></pre>
<pre> ; CHECK-VFP: mov<o:p></o:p></pre>
<pre> ; CHECK-VFP: orr<o:p></o:p></pre>
<pre> ; CHECK-VFP: ldrh<o:p></o:p></pre>
<pre> ; CHECK-VFP: strh<o:p></o:p></pre>
<pre> ; CHECK-VFP: add sp, sp, #8<o:p></o:p></pre>
<pre>-; CHECK-VFP: bx lr<o:p></o:p></pre>
<pre>+; CHECK-VFP: pop {{{.*}}, pc}<o:p></o:p></pre>
<pre> ; CHECK-NOVFP: ldrh<o:p></o:p></pre>
<pre> ; CHECK-NOVFP: strh<o:p></o:p></pre>
<pre> ; CHECK-NOVFP: ldrh<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified: llvm/trunk/test/CodeGen/ARM/load-combine-big-endian.ll<o:p></o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/ARM/load-combine-big-endian.ll?rev=295336&r1=295335&r2=295336&view=diff">http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/ARM/load-combine-big-endian.ll?rev=295336&r1=295335&r2=295336&view=diff</a><o:p></o:p></pre>
<pre>==============================================================================<o:p></o:p></pre>
<pre>--- llvm/trunk/test/CodeGen/ARM/load-combine-big-endian.ll (original)<o:p></o:p></pre>
<pre>+++ llvm/trunk/test/CodeGen/ARM/load-combine-big-endian.ll Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>@@ -456,17 +456,12 @@ define i32 @load_i32_by_bswap_i16(i32* %<o:p></o:p></pre>
<pre> ; (i32) p[1] | (sext(p[0] << 16) to i32)<o:p></o:p></pre>
<pre> define i32 @load_i32_by_sext_i16(i32* %arg) {<o:p></o:p></pre>
<pre> ; CHECK-LABEL: load_i32_by_sext_i16:<o:p></o:p></pre>
<pre>-; CHECK: ldrh  r1, [r0]<o:p></o:p></pre>
<pre>-; CHECK-NEXT: ldrh  r0, [r0, #2]<o:p></o:p></pre>
<pre>-; CHECK-NEXT: orr r0, r0, r1, lsl #16<o:p></o:p></pre>
<pre>+; CHECK: ldr  r0, [r0]<o:p></o:p></pre>
<pre> ; CHECK-NEXT: mov pc, lr<o:p></o:p></pre>
<pre>-<o:p></o:p></pre>
<pre>+;<o:p></o:p></pre>
<pre> ; CHECK-ARMv6-LABEL: load_i32_by_sext_i16:<o:p></o:p></pre>
<pre>-; CHECK-ARMv6: ldrh  r1, [r0]<o:p></o:p></pre>
<pre>-; CHECK-ARMv6-NEXT: ldrh  r0, [r0, #2]<o:p></o:p></pre>
<pre>-; CHECK-ARMv6-NEXT: orr r0, r0, r1, lsl #16<o:p></o:p></pre>
<pre>+; CHECK-ARMv6: ldr r0, [r0]<o:p></o:p></pre>
<pre> ; CHECK-ARMv6-NEXT: bx  lr<o:p></o:p></pre>
<pre>-  <o:p></o:p></pre>
<pre>   %tmp = bitcast i32* %arg to i16*<o:p></o:p></pre>
<pre>   %tmp1 = load i16, i16* %tmp, align 4<o:p></o:p></pre>
<pre>   %tmp2 = sext i16 %tmp1 to i32<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified: llvm/trunk/test/CodeGen/ARM/load-combine.ll<o:p></o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/ARM/load-combine.ll?rev=295336&r1=295335&r2=295336&view=diff">http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/ARM/load-combine.ll?rev=295336&r1=295335&r2=295336&view=diff</a><o:p></o:p></pre>
<pre>==============================================================================<o:p></o:p></pre>
<pre>--- llvm/trunk/test/CodeGen/ARM/load-combine.ll (original)<o:p></o:p></pre>
<pre>+++ llvm/trunk/test/CodeGen/ARM/load-combine.ll Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>@@ -414,17 +414,12 @@ define i32 @load_i32_by_bswap_i16(i32* %<o:p></o:p></pre>
<pre> ; (i32) p[0] | (sext(p[1] << 16) to i32)<o:p></o:p></pre>
<pre> define i32 @load_i32_by_sext_i16(i32* %arg) {<o:p></o:p></pre>
<pre> ; CHECK-LABEL: load_i32_by_sext_i16:<o:p></o:p></pre>
<pre>-; CHECK: ldrh  r1, [r0, #2]<o:p></o:p></pre>
<pre>-; CHECK-NEXT: ldrh  r0, [r0]<o:p></o:p></pre>
<pre>-; CHECK-NEXT: orr r0, r0, r1, lsl #16<o:p></o:p></pre>
<pre>+; CHECK: ldr  r0, [r0]<o:p></o:p></pre>
<pre> ; CHECK-NEXT: mov pc, lr<o:p></o:p></pre>
<pre> ;<o:p></o:p></pre>
<pre> ; CHECK-ARMv6-LABEL: load_i32_by_sext_i16:<o:p></o:p></pre>
<pre>-; CHECK-ARMv6: ldrh  r1, [r0, #2]<o:p></o:p></pre>
<pre>-; CHECK-ARMv6-NEXT: ldrh  r0, [r0]<o:p></o:p></pre>
<pre>-; CHECK-ARMv6-NEXT: orr r0, r0, r1, lsl #16<o:p></o:p></pre>
<pre>-; CHECK-ARMv6-NEXT: bx  lr<o:p></o:p></pre>
<pre>-  <o:p></o:p></pre>
<pre>+; CHECK-ARMv6: ldr  r0, [r0]<o:p></o:p></pre>
<pre>+; CHECK-ARMv6-NEXT: bx lr<o:p></o:p></pre>
<pre>   %tmp = bitcast i32* %arg to i16*<o:p></o:p></pre>
<pre>   %tmp1 = load i16, i16* %tmp, align 4<o:p></o:p></pre>
<pre>   %tmp2 = zext i16 %tmp1 to i32<o:p></o:p></pre>
<pre>@@ -492,7 +487,6 @@ define i32 @load_i32_by_i8_base_offset_i<o:p></o:p></pre>
<pre> ; CHECK-ARMv6: add r0, r0, r1<o:p></o:p></pre>
<pre> ; CHECK-ARMv6-NEXT: ldr r0, [r0, #13]<o:p></o:p></pre>
<pre> ; CHECK-ARMv6-NEXT: bx  lr<o:p></o:p></pre>
<pre>-<o:p></o:p></pre>
<pre>   %tmp = add nuw nsw i32 %i, 4<o:p></o:p></pre>
<pre>   %tmp2 = add nuw nsw i32 %i, 3<o:p></o:p></pre>
<pre>   %tmp3 = add nuw nsw i32 %i, 2<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified: llvm/trunk/test/CodeGen/PowerPC/ppc64le-aggregates.ll<o:p></o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/PowerPC/ppc64le-aggregates.ll?rev=295336&r1=295335&r2=295336&view=diff">http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/PowerPC/ppc64le-aggregates.ll?rev=295336&r1=295335&r2=295336&view=diff</a><o:p></o:p></pre>
<pre>==============================================================================<o:p></o:p></pre>
<pre>--- llvm/trunk/test/CodeGen/PowerPC/ppc64le-aggregates.ll (original)<o:p></o:p></pre>
<pre>+++ llvm/trunk/test/CodeGen/PowerPC/ppc64le-aggregates.ll Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>@@ -284,10 +284,7 @@ entry:<o:p></o:p></pre>
<pre> ; CHECK-DAG: lfs 12, 12({{[0-9]+}})<o:p></o:p></pre>
<pre> ; CHECK-DAG: lfs 13, 16({{[0-9]+}})<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre>-; CHECK-DAG: lwz [[REG0:[0-9]+]], 0({{[0-9]+}})<o:p></o:p></pre>
<pre>-; CHECK-DAG: lwz [[REG1:[0-9]+]], 4({{[0-9]+}})<o:p></o:p></pre>
<pre>-; CHECK-DAG: sldi [[REG2:[0-9]+]], [[REG1]], 32<o:p></o:p></pre>
<pre>-; CHECK-DAG: or 10, [[REG0]], [[REG2]]<o:p></o:p></pre>
<pre>+; CHECK-DAG: ld 10, 0({{[0-9]+}})<o:p></o:p></pre>
<pre> ; CHECK: bl test2<o:p></o:p></pre>
<pre> <o:p></o:p></pre>
<pre> declare void @test2([8 x float], [5 x float], [2 x float])<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre>Modified: llvm/trunk/test/CodeGen/X86/load-combine.ll<o:p></o:p></pre>
<pre>URL: <a href="http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/load-combine.ll?rev=295336&r1=295335&r2=295336&view=diff">http://llvm.org/viewvc/llvm-project/llvm/trunk/test/CodeGen/X86/load-combine.ll?rev=295336&r1=295335&r2=295336&view=diff</a><o:p></o:p></pre>
<pre>==============================================================================<o:p></o:p></pre>
<pre>--- llvm/trunk/test/CodeGen/X86/load-combine.ll (original)<o:p></o:p></pre>
<pre>+++ llvm/trunk/test/CodeGen/X86/load-combine.ll Thu Feb 16 11:07:27 2017<o:p></o:p></pre>
<pre>@@ -733,16 +733,8 @@ define i32 @load_i32_by_i8_bswap_base_in<o:p></o:p></pre>
<pre> ; CHECK64-LABEL: load_i32_by_i8_bswap_base_index_offset:<o:p></o:p></pre>
<pre> ; CHECK64:       # BB#0:<o:p></o:p></pre>
<pre> ; CHECK64-NEXT:    movslq %esi, %rax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl (%rdi,%rax), %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $24, %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 1(%rdi,%rax), %edx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $16, %edx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %ecx, %edx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 2(%rdi,%rax), %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $8, %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %edx, %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 3(%rdi,%rax), %eax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %ecx, %eax<o:p></o:p></pre>
<pre>+; CHECK64-NEXT:    movl (%rdi,%rax), %eax<o:p></o:p></pre>
<pre>+; CHECK64-NEXT:    bswapl %eax<o:p></o:p></pre>
<pre> ; CHECK64-NEXT:    retq<o:p></o:p></pre>
<pre>   %tmp = bitcast i32* %arg to i8*<o:p></o:p></pre>
<pre>   %tmp2 = getelementptr inbounds i8, i8* %tmp, i32 %arg1<o:p></o:p></pre>
<pre>@@ -835,18 +827,12 @@ define i32 @load_i32_by_sext_i16(i32* %a<o:p></o:p></pre>
<pre> ; CHECK-LABEL: load_i32_by_sext_i16:<o:p></o:p></pre>
<pre> ; CHECK:       # BB#0:<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    movl {{[0-9]+}}(%esp), %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzwl (%eax), %ecx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzwl 2(%eax), %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $16, %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %ecx, %eax<o:p></o:p></pre>
<pre>+; CHECK-NEXT:    movl (%eax), %eax<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    retl<o:p></o:p></pre>
<pre> ;<o:p></o:p></pre>
<pre> ; CHECK64-LABEL: load_i32_by_sext_i16:<o:p></o:p></pre>
<pre> ; CHECK64:       # BB#0:<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzwl (%rdi), %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzwl 2(%rdi), %eax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $16, %eax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %ecx, %eax<o:p></o:p></pre>
<pre>+; CHECK64-NEXT:    movl (%rdi), %eax<o:p></o:p></pre>
<pre> ; CHECK64-NEXT:    retq<o:p></o:p></pre>
<pre>   %tmp = bitcast i32* %arg to i16*<o:p></o:p></pre>
<pre>   %tmp1 = load i16, i16* %tmp, align 1<o:p></o:p></pre>
<pre>@@ -865,24 +851,9 @@ define i32 @load_i32_by_sext_i16(i32* %a<o:p></o:p></pre>
<pre> define i32 @load_i32_by_i8_base_offset_index(i8* %arg, i32 %i) {<o:p></o:p></pre>
<pre> ; CHECK-LABEL: load_i32_by_i8_base_offset_index:<o:p></o:p></pre>
<pre> ; CHECK:       # BB#0:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    pushl %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:  .Lcfi4:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    .cfi_def_cfa_offset 8<o:p></o:p></pre>
<pre>-; CHECK-NEXT:  .Lcfi5:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    .cfi_offset %esi, -8<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    movl {{[0-9]+}}(%esp), %eax<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    movl {{[0-9]+}}(%esp), %ecx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 12(%eax,%ecx), %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 13(%eax,%ecx), %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $8, %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %edx, %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 14(%eax,%ecx), %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $16, %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %esi, %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 15(%eax,%ecx), %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $24, %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %edx, %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    popl %esi<o:p></o:p></pre>
<pre>+; CHECK-NEXT:    movl 12(%eax,%ecx), %eax<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    retl<o:p></o:p></pre>
<pre> ;<o:p></o:p></pre>
<pre> ; CHECK64-LABEL: load_i32_by_i8_base_offset_index:<o:p></o:p></pre>
<pre>@@ -925,24 +896,9 @@ define i32 @load_i32_by_i8_base_offset_i<o:p></o:p></pre>
<pre> define i32 @load_i32_by_i8_base_offset_index_2(i8* %arg, i32 %i) {<o:p></o:p></pre>
<pre> ; CHECK-LABEL: load_i32_by_i8_base_offset_index_2:<o:p></o:p></pre>
<pre> ; CHECK:       # BB#0:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    pushl %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:  .Lcfi6:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    .cfi_def_cfa_offset 8<o:p></o:p></pre>
<pre>-; CHECK-NEXT:  .Lcfi7:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    .cfi_offset %esi, -8<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    movl {{[0-9]+}}(%esp), %eax<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    movl {{[0-9]+}}(%esp), %ecx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 13(%eax,%ecx), %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 14(%eax,%ecx), %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $8, %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %edx, %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 15(%eax,%ecx), %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $16, %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %esi, %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 16(%eax,%ecx), %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $24, %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %edx, %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    popl %esi<o:p></o:p></pre>
<pre>+; CHECK-NEXT:    movl 13(%eax,%ecx), %eax<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    retl<o:p></o:p></pre>
<pre> ;<o:p></o:p></pre>
<pre> ; CHECK64-LABEL: load_i32_by_i8_base_offset_index_2:<o:p></o:p></pre>
<pre>@@ -996,39 +952,15 @@ define i32 @load_i32_by_i8_base_offset_i<o:p></o:p></pre>
<pre> define i32 @load_i32_by_i8_zaext_loads(i8* %arg, i32 %arg1) {<o:p></o:p></pre>
<pre> ; CHECK-LABEL: load_i32_by_i8_zaext_loads:<o:p></o:p></pre>
<pre> ; CHECK:       # BB#0:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    pushl %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:  .Lcfi8:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    .cfi_def_cfa_offset 8<o:p></o:p></pre>
<pre>-; CHECK-NEXT:  .Lcfi9:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    .cfi_offset %esi, -8<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    movl {{[0-9]+}}(%esp), %eax<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    movl {{[0-9]+}}(%esp), %ecx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 12(%eax,%ecx), %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 13(%eax,%ecx), %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $8, %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %edx, %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 14(%eax,%ecx), %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $16, %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %esi, %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 15(%eax,%ecx), %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $24, %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %edx, %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    popl %esi<o:p></o:p></pre>
<pre>+; CHECK-NEXT:    movl 12(%eax,%ecx), %eax<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    retl<o:p></o:p></pre>
<pre> ;<o:p></o:p></pre>
<pre> ; CHECK64-LABEL: load_i32_by_i8_zaext_loads:<o:p></o:p></pre>
<pre> ; CHECK64:       # BB#0:<o:p></o:p></pre>
<pre> ; CHECK64-NEXT:    movl %esi, %eax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 12(%rdi,%rax), %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 13(%rdi,%rax), %edx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $8, %edx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %ecx, %edx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 14(%rdi,%rax), %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $16, %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %edx, %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 15(%rdi,%rax), %eax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $24, %eax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %ecx, %eax<o:p></o:p></pre>
<pre>+; CHECK64-NEXT:    movl 12(%rdi,%rax), %eax<o:p></o:p></pre>
<pre> ; CHECK64-NEXT:    retq<o:p></o:p></pre>
<pre>   %tmp = add nuw nsw i32 %arg1, 3<o:p></o:p></pre>
<pre>   %tmp2 = add nuw nsw i32 %arg1, 2<o:p></o:p></pre>
<pre>@@ -1076,39 +1008,15 @@ define i32 @load_i32_by_i8_zaext_loads(i<o:p></o:p></pre>
<pre> define i32 @load_i32_by_i8_zsext_loads(i8* %arg, i32 %arg1) {<o:p></o:p></pre>
<pre> ; CHECK-LABEL: load_i32_by_i8_zsext_loads:<o:p></o:p></pre>
<pre> ; CHECK:       # BB#0:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    pushl %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:  .Lcfi10:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    .cfi_def_cfa_offset 8<o:p></o:p></pre>
<pre>-; CHECK-NEXT:  .Lcfi11:<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    .cfi_offset %esi, -8<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    movl {{[0-9]+}}(%esp), %eax<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    movl {{[0-9]+}}(%esp), %ecx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 12(%eax,%ecx), %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 13(%eax,%ecx), %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $8, %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %edx, %esi<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movzbl 14(%eax,%ecx), %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $16, %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %esi, %edx<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    movsbl 15(%eax,%ecx), %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    shll $24, %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    orl %edx, %eax<o:p></o:p></pre>
<pre>-; CHECK-NEXT:    popl %esi<o:p></o:p></pre>
<pre>+; CHECK-NEXT:    movl 12(%eax,%ecx), %eax<o:p></o:p></pre>
<pre> ; CHECK-NEXT:    retl<o:p></o:p></pre>
<pre> ;<o:p></o:p></pre>
<pre> ; CHECK64-LABEL: load_i32_by_i8_zsext_loads:<o:p></o:p></pre>
<pre> ; CHECK64:       # BB#0:<o:p></o:p></pre>
<pre> ; CHECK64-NEXT:    movl %esi, %eax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 12(%rdi,%rax), %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 13(%rdi,%rax), %edx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $8, %edx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %ecx, %edx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movzbl 14(%rdi,%rax), %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $16, %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %edx, %ecx<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    movsbl 15(%rdi,%rax), %eax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    shll $24, %eax<o:p></o:p></pre>
<pre>-; CHECK64-NEXT:    orl %ecx, %eax<o:p></o:p></pre>
<pre>+; CHECK64-NEXT:    movl 12(%rdi,%rax), %eax<o:p></o:p></pre>
<pre> ; CHECK64-NEXT:    retq<o:p></o:p></pre>
<pre>   %tmp = add nuw nsw i32 %arg1, 3<o:p></o:p></pre>
<pre>   %tmp2 = add nuw nsw i32 %arg1, 2<o:p></o:p></pre>
<pre><o:p> </o:p></pre>
<pre><o:p> </o:p></pre>
<pre>_______________________________________________<o:p></o:p></pre>
<pre>llvm-commits mailing list<o:p></o:p></pre>
<pre><a href="mailto:llvm-commits@lists.llvm.org">llvm-commits@lists.llvm.org</a><o:p></o:p></pre>
<pre><a href="http://lists.llvm.org/cgi-bin/mailman/listinfo/llvm-commits">http://lists.llvm.org/cgi-bin/mailman/listinfo/llvm-commits</a><o:p></o:p></pre>
</blockquote>
<p class="MsoNormal"><o:p> </o:p></p>
</div>
</div>
</blockquote>
</div>
<p class="MsoNormal"><o:p> </o:p></p>
</div>
</div>
</div>
</body>
</html>